首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 93 毫秒
1.
本设计基于FIFO进行,给出了一种以DSP数字信号处理芯片TMS320VC5402作数据处理器,结合高速模数转换器AD9244、先进先出缓冲存储器芯片IDT7204构成的高速数据采集系统的设计方案。设计中主要体现FIFO的缓存作用,使FIFO能够在A/D与DSP之间充当媒介,较好的完成数据传输。  相似文献   

2.
在处理多路高速雷达信号过程中,数据的采集和存取是最重要的环节之一.由于DSP的工作时钟和A/D的采样速率不同,为了提高DSP的工作效率,避免丢失数据,就采用FIFO作为两者之间的接口.阐述了基于FIFO与DSP的雷达高速数据转换系统的设计思想,并给出了FIFO处理数据的程序流程.  相似文献   

3.
介绍了在相控阵天线领域中的一种数字波束合成的设计方法。利用高性能直接数字频率合成器(DDS)芯片及DSP构成频率、幅度可调的系统,这一系统在波束合成中具有重要作用,试验证明该设计应用于系统中的可行性。  相似文献   

4.
针对图像采集需要实时、高速的要求,本文提出的基于DSP(TMS320C6416)和FPGA(EP2C35)图像采集系统的设计方案。该设计通过前端FPGA控制OV9650摄像头进行图像采集,预处理,然后通过FPGA的FIFO进行数据缓存,利用DSP的EMIFB接口实现数据的传输,最后对采集的图像进行Sobel算子的边缘检测,灰度共生矩阵的纹理分析、图像标准差运算以及基于相关函数的图像配准。  相似文献   

5.
数字信号处理器(DSP)与数字下变频器(PDC)之间的通信是中频数字化接收机的核心技术之一。文章介绍了中频数字化接收机中TMS320VC5402 DSP与数字下变频器HSP50216之间的硬件联接,并以16 kHz带宽解调方案为例详细介绍了滤波器链和数字AGC的设计方案。  相似文献   

6.
介绍了以TI公司C2000系列中的TMS320LF2407 DSP(数字信号处理器)芯片为核心的高速数据采集系统。对系统的硬件构成及软件技术给予了详细说明。  相似文献   

7.
基于TMS320LF2407的高速数据采集系统   总被引:2,自引:0,他引:2  
介绍了以TI公司C2000系列中的TMS320LF2407DSP(数字信号处理器)芯片为核心的高速数据采集系统。对系统的硬件构成及软件技术给予了详细说明。  相似文献   

8.
数字信号处理器(DSP)是专为数字信号处理而设计的大规模集成芯片,是一种高速、实时、可编程的嵌入式微处理器.本文就关于它的分类和应用进行简单介绍.  相似文献   

9.
以DSP系统和永磁同步电机在电梯中的应用为目标,讨论了电梯控制系统的结构、矢量控制的基本原理、基于DSP的永磁同步伺服系统的软硬件组成及设计方案,采用TMS320LF2812数字信号处理器,实现了对电梯永磁同步电机的矢量控制。实验结果表明:应用高速DSP芯片,采用矢量控制的永磁同步电机电梯拖动系统具有良好的动态响应性能和静态性能,并具有结构紧凑,设计合理,控制灵活等优点。  相似文献   

10.
数字信号处理器(Digital Signal Processor,DSP)是用于通信、电子、自动控制及仪器仪表领域的数字信号处理中的主要处理芯片,其高速并行运算和丰富的指令造成其结构复杂,编程工具功能多,掌握难度大。本文探讨在DSP教学中,采用体系教学方法,从与学生掌握的前修课程相衔接开始,分多个层次,理论与实践并重推进教学进度,以2周的DSP课程设计作为DSP体系教学的验收环节,在教学实践中吸引了学生的学习兴趣,提升了学生的DSP应用技能。  相似文献   

11.
数字示波器中峰值检测电路的设计采用全数字化,并在FPGA中实现。其设计思路是:把经过AD转换后的数据锁存到锁存器中,再与最大、最小值寄存器其的数据进行比较,平滑,然后把每轮采样到的数据按照一定的顺序保存到FIFO存储器。最后数据会按一定顺序从FIFO中读取出来.送往显示设备进行显示。  相似文献   

12.
DSP视频处理系统的数据传输优化设计   总被引:2,自引:0,他引:2  
针对视频图像处理系统数据传输的瓶颈问题进行分析,提出了Ping-Pong双缓冲与数据拼接的优化解决方案,并在数据传输过程中实现了视频数据格式的巧妙转换。实验结果表明,此方法可行且有效,对提高DSP微光视频处理系统的速度具有现实意义。  相似文献   

13.
介绍一种采用USB2.0接口与PC机进行数据传输的高速数据采集卡的设计。采集卡由可变增益放大器对采样信号进行预处理,使用异步并行的A/D转换技术实现40 Msps的数据采集,由FPGA实现时序控制和数据高速FIFO,由内嵌MCU的USB控制器实现USB2.0接口功能。文章给出了硬件的基本结构和软件固件设计的基本方法,并对用FPGA设计FIFO作了重点阐述,同时对使用异步并行A/D转换与使用采样率为40 Msps的ADC器件的采样数据在FIFO内的数据传输进行了时序仿真,分析了仿真结果。  相似文献   

14.
阐述了一种用于暂存数据的具有可重复读取特性的同步FIFO的设计。在一般同步FIFO结构的基础上,提出数据底部指针概念。在控制逻辑的控制下,读指针可以自动返回内部逻辑产生的数据底部,或者由外部设置为数据底部指针,实现同步FIFO中存储的数据可被重复读取的功能。文中给出相关部分的Verilog代码及仿真结果。  相似文献   

15.
传统计算机算法在大数据环境下效率较差。为此,从数据处理并行角度出发探索大数据环境下实现先进先出的新算法逻辑,通过先进先出算法实现对成本的有效计算,尤其是提高计算容错性,利用优化的并行化计算模式提高算法时间效率。对传统成本算法与新的并行化先进先出成本算法在实际数据上进行比较实验,结果表明并行化的先进先出成本算法在时间效率上优于传统成本算法,且随着数据量的不断扩大时间效率更加明显,而先进先出的计算模型与传统算法在计算误差上并无扩大,说明并行化的先进先出成本算法在大数据环境下优于传统成本算法。  相似文献   

16.
本文介绍了一种基于NAND的高速海量图像存储器的设计与实现。为完成某数字相机图像数据的实时存储任务,设计了采用"FPGA+ARM+FIFO组+NAND FLASH阵列"的结构模式的数据存储系统,最终实现存储速率200MB/S,存储容量64GB的高速海量实时图像数据存储器。  相似文献   

17.
采用FIFO缓冲技术和先进的可编程逻辑电路MACH系列产品。通过微机DMA技术写内存方式.实现对连续的、高速的、大量的串行数据的实时采集、存储与转发。  相似文献   

18.
以Cypress公司的基于USB2.0的EZ-USB FX2系列芯片之一CY7C68013为例,简要介绍了其内部结构,并详细说明在Slave FIFO模式下实现批量数据传输中相应软件系统,包括固件程序、Windows驱动程序及应用程序的开发过程.  相似文献   

19.
介绍了以DSP为核心具有以太网接口的系统的硬件电路组成和软件设计方法。对系统硬件设计进行了介绍,详细地介绍了网络控制器RTL8019AS的工作原理及DSP硬件电路设计。在DSP中实现了简化的TCP/IP协议栈,通过软件编程实现数据包的接收与发送。该系统可以将数据按照网络协议处理,实现数据的以太网传输。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号