首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
根据一种时间数字转换器的结构和性能,提出了组成全数字锁相环重要模块——时间数字转换器的设计方法。首先,设计出TDC模块的电路构成;其次,采用千分尺算法对电路信号进行设计和较正;最后,通过PSPICE仿真环境对电路图的设计,测出TDC的精确度,测得在CMOS环境下时间延迟的线性趋势。实验结果表明,与已有的时间数字转换器相比,该千分尺算法应用于TDC模块的设计,可以使时间数字转换器的性能有较大提高。  相似文献   

2.
研究了锁相环的原理、建模和参数设计,分析了传统锁相环电路对无互联线逆变电源的鉴相误差影响,利用数字锁相的概念设计了一种基于DSP的全数字化软件的锁相环。通过仿真实验证实,采用数字锁相环能够快速平稳地实现逆变电源并联的相位和频率的跟踪,能实现无互联线逆变电源的并联,同时保持了相位、频率和幅值基本达到一致。  相似文献   

3.
介绍了时隙同步器的结构,分析了数字锁相环(DPLL)的组成,说明了数字锁相环的工作过程。最后,提出一种VHDL设计的数字锁相环方案。  相似文献   

4.
锁相环诞生以来,已越来越广泛地应用于科研、生产、生活中。在现阶段应用最广泛的数字鉴相器加模拟环路滤波器的混合信号锁相环(数字锁相环)结构中,大量使用一阶有源环路滤波器来实现二阶锁相环系统,满足了绝大部分应用的需要。在介绍了锁相环基本原理及结构功能的基础之上,对锁相环的设计方法进行了探讨,利用Matlab进行了仿真验证,并对所设计的锁相环的性能指标进行了分析。  相似文献   

5.
用开关电容滤波器和锁相环构成的二阶自适应带通滤波器,运用锁相环原理为开关电容滤波器提供时钟信号,使其带通滤波中心频率将跟随输入信号频率变化,克服了传统滤波器带通中心频率不易改变的缺点。实验结果表明,该滤波器较好地实现了自适应带通滤波的功能,可用于教学和科研中周期信号的分解。  相似文献   

6.
提出了以DSP为核心的高频数字电源的设计方案,使用TI公司Piccolo系列TMS320F28027的MCU作为数字控制器,建立了Buck小信号模型下的控制环路,讨论了电压模式和电流模式下Buck闭环控制器设计。为提高系统的开关频率,利用HRPWM(高分辨率PWM)单元实现开关频率为300kHz下的系统设计。通过仿真和实验研究表明,该控制器设计在满足数学理论的基础上具有很强的应用价值。  相似文献   

7.
目前一般D/A转换器(DAC)只能接收自然二进制数字代码,实现单极性输出.本文讨论了利用单极性输出D/A转换器芯片,通过对输入数字量进行重新编码、对其外围电路进行适当的设计,实现D/A转换器双极性输出的方法,并对其工作原理进行了分析.  相似文献   

8.
为使开关电源中的压电变压器(PT)始终工作在其谐振频率附近,提出了在压电变压器驱动电路中使用锁相环的方法,设计了一种通过锁相环(PLL)实现频率跟踪的系统.通过建立仿真模型,验证了锁相环在负载,环境温度等因素改变时,PLL可以锁定PT的输入电流和输入电压之间的相位差,使压电变压器工作频率稳定在谐振频率附近,并使压电变压器始终工作在最佳工作效率.  相似文献   

9.
提出一种基于LabVIEW虚拟实现的新型正交锁相环设计.与传统锁相环相比,新型锁相环不仅能够更准确地检测和跟踪输入信号频率及其变化,而且对于失真输入信号,能够精确检测出其基波信号.该系统的性能对波形畸变不敏感,特别适合于外部干扰如开关型暂态信号的情况.实验结果表明检测方法具有很好的实时性和较高的检测精度以及抑制谐波和噪声的能力.  相似文献   

10.
文章介绍了全数字锁相环的基本结构和工作原理,提出了一种基于verilog的全数字锁相环的设计方法,并利用QuartusII6.0软件对设计进行了时序仿真.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号