共查询到20条相似文献,搜索用时 171 毫秒
1.
频率合成技术是现代通信电子系统实现高性能指标的关键技术之一,很多电子设备的功能实现都直接依赖于所用频率合成器的性能,因此人们常将频率合成器称为电子系统的“心脏”。在无线通信领域中,高性能频率源是通信设备、雷达、电子侦察和对抗设备、精密测量仪器的核心部件。现代通信系统对频率源的精度、分辨率、转换时间及频谱纯度等提出了越来越高的要求,性能卓越的频率源均通过频率合成技术来实现。本文所讨论的锁相环频率合成技术是基于锁相环路的同步原理,由一个高准确度、高稳定度的参考晶体振荡器,综合出大量离散频率的一种技术。锁相环频率合成器是一种相位锁定装置,是一种频率稳定度较高的离散间膈型频率信号发生器。 相似文献
2.
3.
4.
直接数字式频率合成器设计 总被引:1,自引:0,他引:1
直接数字频率合成(DDS)是上世纪70年代初提出的一种新的频率合成技术,其数字结构满足了现代电子系统的许多要求,因而得到了迅速地发展。论文基于Altera公司的Cyclone EP1C6Q240,完成了一个直接数字频率合成器的硬件电路,并给出其电路原理图。 相似文献
5.
为得到频率稳定度高,频谱纯净的特定频率信号,采用单片机Intel8031对大规模集成锁相环频率合成器MC14512进行控制,可获得合乎质量要求的频率信号,且设计出的频率合成器具有可靠性高,成本低,体积小,使用灵活方便的特点,文中通过一个具体实例从技术指标,方案选择,工作原理及实施等几方面介绍了这种频率合成器的设计方法。 相似文献
6.
基于FPGA直接数字频率合成器的设计 总被引:1,自引:0,他引:1
直接频率合成器(DDS)是一种以数字取样技术为基础,以相位累加器为主体的频率合成器.DDS具有相位噪声低、频率分辨率高、频率转换时间短、工作频带宽、线路简洁等一系列独特的优点,在军事通信领域中得到广泛的应用.是目前战术通信的主要技术基础之一.本文基于FPGA设计一个直接频率合成器,掌握频率合成器的原理,设计一频率合成器,并应用软件对其进行仿真. 相似文献
7.
基于锁相环(phase loop lock,PLL)频率合成原理,研究了一种采用MC145170和MC12148实现VHF波段频率合成器的方法,提出了硬件电路设计方案,详述了关键电路的硬件设计。该频率合成器输出频率为45MHz-88MHz,实验结果表明该频率合成器输出功率大于7dBm,输出信号相位噪声优于-84dBc/Hz@10kHz,近端杂散抑制度大于-67dBc。 相似文献
8.
9.
10.
11.
基于DDS芯片AD9833的低频信号发生器 总被引:1,自引:0,他引:1
文章介绍一种基于直接数字频率合成技术(DDS)的低频信号发生器,该系统采用AD9833与ATmega128单片机相结合的方法,以单片机ATmega128为进程控制和任务调度的核心,以DDS芯片AD9833为直接数字频率合成器,实现了输出频率在10Hz~2MHz范围可调,输出信号稳定度优于10。的正弦波、方波和三角波信号。实验证明,此设计硬件电路结构简单,软件控制灵活,输出信号频率稳定,分辨率高。 相似文献
12.
文章对目前几种常用的频率合成技术的原理及其优缺点作了简要的分析与比较,着重介绍通过直接频率合成和锁相环相结合的方法,设计了一个低相噪,低杂散的L波段多频点频率源模块。 相似文献
13.
直接数字频率合成是现代频率合成技术的一种高新技术,以其频率分辨率高、相位噪声低、频率转换时间短等特点广泛应用于通信、雷达、宇航、电视广播等应用领域。文章以DDS芯片AD9851为基础,采用AT89S51单片机分别对AD9851进行串行与并行控制,然后阐述了如何利用AD9851设计了一种应用于探地雷达的步进信号源。 相似文献
14.
应用于某雷达射频前端的频率合成模块设计 总被引:1,自引:1,他引:0
频率合成在整个雷达电子系统中占有非常重要的地位。文章首先对目前常用的几种频率合成的方案(直接式、间接锁相式、直接数字式以及混合式频率合成技术)进行了原理的阐述及简要的分析,之后着重介绍了一种应用于某雷达射频前端的直接频率合成模块。 相似文献
15.
直接数字频率合成器(DDS)采用的是一种新的频率合成技术,它具有频率分辨率高、频率转换快、相位噪声小等一系列优点。本文根据DDS的基本原理,提出了基于FPGA的DDS设计与实现。利用Quartus II、MATLAB/Simulink、DSP Builder等功能强大的开发工具,分别从不同的角度给出了几种基于FPGA的DDS的实现方式。最后,就这几种实现DDS的方式,对其优缺点进行讨论。 相似文献
16.
要要对分频锁相频率合成技术进行了阐述。经过分析锁相环工作的过程、相位噪声等的基本原理,基于分频锁相环技术(PLL),成功设计了1.8GHz的锁相频率源。此锁相源中,其分频鉴相器主要运用了ADI公司的ADF4118,VCO主要运用了M/A-COM公司的ML081100-01850,低通环路主要运用了三阶RC的低通滤波器。相位噪声是-75dBc/kHz,杂散抑制是-85dBc。实验测定的技术指标也比较好,可以使现代的移动通信C网、G网射频子系统对本振源的需要得到满足。 相似文献
17.
本文介绍了短波接收机频率合成技术的发展,当今短波接收机对频率合成器的要求。并介绍了DDS+PLL技术优于传统频率合成技术的特点。 相似文献
18.
信号源是电子系统中非常重要的部件,常常被称作电子系统的心脏。信号源有多种产生方式,本文所采用的是频率合成技术。为了克服DDS和PLL的缺点,可以采用两者相结合应用的频率合成方案。本文采用的是DDS激励PLL的方式实现1200MHz-1300MHz的信号频率输出,分析了电路的主要组成单元,对重要的技术和电路单元作了比较详细的说明。涉及关键器件的选择,电路的仿真,噪声分析。本文的最后为分析总结。 相似文献
19.