首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 281 毫秒
1.
设计实现了一种应用于IEEE 802.11a收发信机的PLL频率综合器中的可编程分频器.介绍了逻辑综合、版图规划、布局布线等VLSI设计流程的关键步骤,通过将后端信息返标到前端设计工具,生成自定义线负载模型,优化了深亚微米工艺下的设计流程.可编程分频器采用Artisan TSMC 0.18μm CMOS标准单元库设计并流片.芯片内核面积为1 360.5μm2,可工作在100 ~200MHz的频率范围.测试结果表明芯片能够完成精确的分频比.  相似文献   

2.
分频器是电荷泵锁相环频率合成器中非常关键的组成部分,位于其反馈回路中。文中采用传统预分频器结构,基于4/5分频电路的32/33双模分频器,并对其进行低功耗优化设计。采用TSMC 90nm 1P9M CMOS工艺,利用Mentor Graphics Eldo对其进行仿真,电路最高工作频率可达到6.8GHz。最后基于此双模前置分频器,设计适用于WLAN802.11b标准的可编程分频器。  相似文献   

3.
设计并实现了一个应用于ZigBee收发机的全集成整数N频率综合器.频率综合器中采用了稳定环路带宽技术,使频率综合器的环路带宽在压控振荡器(VCO)的整个输出频率范围内恒定不变,从而维持了频率综合器的相位噪声最优值与环路稳定性.频率综合器的同相与正交信号(IQ)由VCO输出端的除2分频器产生.该频率综合器采用0.18μm RF CMOS工艺技术制造,芯片面积约1.7mm2.频率综合器采用在晶圆测试的方式进行了测试.在1.8V电源电压下,频率综合器不包括输出缓冲所消耗的总功率为28.8mW.频率综合器在2.405GHz载波1及3MHz频偏处测得相位噪声分别为-110和-122dBc/Hz.频率综合器在2MHz频偏处测得的参考杂散为-48.2dBc.测得的建立时间约为160μs.  相似文献   

4.
蓝牙射频前端跳频频综的几项关键技术   总被引:1,自引:0,他引:1  
提出了应用于蓝牙射频前端的跳频频率综合器的设计方案,并介绍了关键模块压控振荡器与双模预分频器的设计技术,采用混合0.18 μm CMOS工艺进行了流片验证.设计的压控振荡器性能稳定,低功耗低相噪,频率在2.4 GHz时测试相位噪声达-114.32 dBc/Hz@2.4 MHz.对双模分频器进行了设计优化,并采用一种集成"或"逻辑的锁存器结构,降低了功耗,提高了电路速度.测试结果显示电路在1.8 V时稳定工作双模分频器核心功耗仅5.76 mW;均方差抖动在输出周期为118.3 MHz时仅为2 ps,约占输出周期的0.02%.  相似文献   

5.
MC145158是摩托罗拉公司生产的锁相环(PLL)频率合成器。文中介绍了MC145158芯片的内部结构和性能特点,并利用该芯片设计了150兆赫兹接收机的频率合成器部分,该频率合成器具有很高的频率稳定度,将会在通信领域有广泛的应用。  相似文献   

6.
本文重点分析了锁相环在频率合成技术中存在的问题,利用前置分频、混频及双模分频器来提高频率合成器的输出频率,运用多环构成频率合成器以减小频率间隔.  相似文献   

7.
100MHz数字频率计用VHDL语言编程设计,主要由五个模块组成,分别是测频控制信号发生器、十进制计数器、32位锁存器、分频器、动态扫描译码驱动器模块五部分构成.选用分频器将工作时钟分频后,用测频器测频,将被测频率信号经脉冲整形电路后作为计数器的计数脉冲,加入计数器的输入端,测量一定闸门时间内被测信号的脉冲个数,并将其计数值锁存进锁存器中,最后通过动态扫描译码器读出数值,该频率计精度高,可用于频率测量、机械转速测量等领域.  相似文献   

8.
提出一种以单片集成PLL芯片MC145162为核心,通过ATmega16L单片机对其进行控制来实现锁相频率合成器的设计方法.探讨了锁相频率合成器的基本原理和工作特性,介绍了MC145162芯片的内部功能结构,给出了基于MC145162的锁相频率合成器的硬件电路结构和软件程序设计方法.经实际测试,锁相效果良好,结构精简,性能可靠.  相似文献   

9.
为使开关电源中的压电变压器(PT)始终工作在其谐振频率附近,提出了在压电变压器驱动电路中使用锁相环的方法,设计了一种通过锁相环(PLL)实现频率跟踪的系统.通过建立仿真模型,验证了锁相环在负载,环境温度等因素改变时,PLL可以锁定PT的输入电流和输入电压之间的相位差,使压电变压器工作频率稳定在谐振频率附近,并使压电变压器始终工作在最佳工作效率.  相似文献   

10.
基于CPLD/FPGA的半整数分频器的设计   总被引:1,自引:0,他引:1  
本文以分频比为2.5的半整数分频器的设计为例,介绍了在MAX+plus II开发软件下,利用VHDL硬件描述语言以及原理图的输入方式来实现半整数分频器的过程和方法。  相似文献   

11.
在给出倍频电路后,将输入时钟进行倍频,以方便实现整数倍的等占空比分频,对于小数分频则采用双模前置方式,利用将小数部分累加的方法,将N及N+1分频器混合均匀,以减小输出信号的相位波动.仿真结果表明,设计的程控分频器可适用于对100MHz以内的信号进行任意分频.  相似文献   

12.
为了解决电子系统对随机数越来越高的要求,利用FPGA芯片,结合PLL技术和组合逻辑竞争冒险的原理,设计并实现了一款真随机发生芯片.由于避免使用震荡采样的方法,实验研究证明随机数发生器具有良好的随机特性及均匀性,芯片的功耗和寿命都得到了大幅提高.芯片利用门控时钟技术和可变频率的方法,降低了功耗,经过理论分析和仿真,该芯片达到了理想的随机性效果,有良好的应用价值.  相似文献   

13.
本文首先介绍专用集成锁相频率合成器芯片MC145152-2的结构特点和应用原理,然后介绍吞脉冲程序分频器原理,最后详细讨论用MC145152-2和MC12017构成吞脉冲锁相频率合成器电路的设计方法.  相似文献   

14.
程控滤波器   总被引:1,自引:0,他引:1  
本程控滤波器采用AD603小信号放大器、C8051060单片机和可编程滤波器芯片MAX262进行设计。AD603是一个低噪、90MHz带宽增益可调的集成运放芯片,具有程控增益调整功能,为了提高AD603的放大精度,精确控制放大倍数,在设计时使用电压跟随器来提高其输入阻抗,并采用可编程滤波器芯片MAX262可以对输入信号进行二阶低通、高通、带通、带阻以及全通滤波处理,滤波器的中心频率在15kHz~50kHz频率范围内实现64级程控调节,其Q值在0.5~64范围实现128级程控调节。  相似文献   

15.
以大数据时代工业设计的流程创新模型为研究主题,考察了互联网经济的发展态势和特征,阐明了工业设计在电商领域的重要作用和面临的挑战,构建了一种基于电商大数据的突破性创新设计过程模型,为工业产品设计流程提出了新思路。该模型通过引入电商大数据来提高产品开发流程的效率和成功率,并在模糊前端阶段、功能及效应综合阶段和阶段门评估阶段引入电商大数据的应用来辅助突破性创新的实现。采用了跨学科横向关联的方法,综合了创新管理、突破性创新与电商大数据领域的研究成果。  相似文献   

16.
赵宇艳 《考试周刊》2013,(17):96-97
信号产生部分采用信号发生芯片MAX038,以MSP430单片机为微控制器,进行各种功能操作,完成输出信号的波形、频率、幅度的调节。MAX038输出的频率经过一级跟随器送给OPA300和74HC00构成的波形整形电路对波形进行转换和整形变换成方波信号,再将次信号进行分频,分频后的信号送入msp430进行测量。用LCD显示器,实时显示输出信号参数。控制部分及信号测量部分由msp430单片机实现。  相似文献   

17.
PLC控制电梯教学模型的研发   总被引:5,自引:1,他引:5  
介绍了用梯形图设计并制作了用可编程控制器(PLC)控制的现代电梯控制装置的实验模型.该模型为5层楼电梯控制,电机的正反转由一个正负12V的电源供电,所有指示灯由一个正5V的电源供电;楼层信息由一个74LS48译码芯片驱动的共阴极的数码管显示.在硬件电路连接好后,向PLC传送编好的控制程序,它能按预先的逻辑较好地完成电梯的控制.实践证明,可编程控制器在工业自动化中的运用和实现工业控制的智能化、稳定性和安全性都具有重要的实际意义.  相似文献   

18.
本文介绍了基于可编程串行通信接口芯片8251A、可编程并行通信接口芯片8255A在TDN86/51实验系统上自行设计的综合型双机通讯实验。该实验综合运用了串并行通信的工作原理、闭合键的识别原理、LED显示原理以及8253计数器/定时器工作原理,有利于提高学生的综合设计能力。  相似文献   

19.
介绍了一种应用于DRM/DAB频率综合器的宽带低相位噪声低功耗的CMOS压控振荡器.为了获得宽工作频带和大调谐范围,在LC谐振腔里并联一个开关控制的电容阵列.所设计的压控振荡器应用中芯国际的0.18μm RF CMOS工艺进行了流片实现.包括测试驱动电路和焊盘,整个芯片面积为750μm×560μm.测试结果表明,该压控振荡器的调谐范围为44.6%,振荡频率范围为2.27~3.57GHz.其相位噪声在频偏为1MHz时为-122.22dBc/Hz.在1.8V的电源电压下,其核心的功耗为6.16mW.  相似文献   

20.
本文首先介绍专用集成锁相频率合成器芯片MC145152-2的结构特点和应用原理,然后介绍吞脉冲程序分频器原理,最后详细讨论用MC145152-2和MC12017构成吞脉冲锁相频率合成器电路的设计方法。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号