共查询到10条相似文献,搜索用时 19 毫秒
1.
介绍了基于扫频法的声速测量实验,借助声卡与虚拟仪器平台,产生扫频声波并分析空气管中的信号频谱,寻找驻波频率并求解声速。实验的设计改变了以往"固定声波频率,调节空气柱长度"的驻波测量模式,系统简单、实验误差小。 相似文献
2.
3.
用于神经信号再生的神经功能电压驱动电路 总被引:1,自引:0,他引:1
采用华润上华0.6μm CMOS工艺,设计实现了一种用于神经信号再生微电子系统的低功耗、高增益功能电激励电压驱动电路.它可以用于驱动激励电极和与之相连的神经来再生神经信号.电路由2部分组成:全差分折叠式共源共栅放大器及带过载保护的互补型甲乙类输出级.电路采用了满摆幅的输入输出结构,保证了大输入电压范围和大输出电压范围.仿真结果表明,电路增益可以达到81dB,具有295kHz的3dB带宽.芯片面积为1.06mm×0.52mm.经流片实现后在片测试,在单电源 5V下工作,直流功耗约为7.5mW,输出电压幅度达到4.8V;同时在单电源 3.3V下也可正常工作. 相似文献
4.
《实验室研究与探索》2015,(8):68-72
以FPGA和MSP430F6638为控制核心,主要包含信号源、被测网络、检波及显示部分。其中,测试信号源基于DDS原理,可以实现0.1~150 k Hz的扫频,最小步进10 Hz,稳定度优于10-4,测量精度1%。并设计制作了中心频率5 k Hz,带宽±50 Hz的阻容双T网络。检波部分采用高性能芯片AD637测量双T网络输出信号的有效值,通过单片机计算峰值;并将输出、输入信号分别放大整形得到稳定的方波输入FPGA计算相差,从而绘制幅频特性曲线和相频特性曲线。可以通过键盘设置步进,切换幅频特性曲线、相频特性曲线的显示界面,以及其他参数的显示和查看。整个系统是单片机和FPGA的有机结合、协同控制下,工作稳定,测量精度高,人机交互灵活。 相似文献
5.
6.
7.
给出了一个应用于无线局域网WLAN802.11a的中低噪声、高增益的下变频器.该下变频器采用高中频的结构,输入的射频频率(RF)、本振(LO)频率和输出的中频频率(IF)分别为5.15 ~5.35,4.15 ~4.35和1GHz.为了提高混频器的线性度,电路采用了伪差分的吉尔伯特结构和源极电阻负反馈技术;为了获得低的噪声系数,混频器采用电流源注入技术和LC谐振电路作为负载.此外,采用了一种改进的源极跟随器输出缓冲电路,在不恶化其他性能的情况下混频器可以达到较高的增益.该芯片采用0.18μm RF CMOS工艺制作,包含所有焊盘在内的芯片尺寸为580μm×1 185μm.测试结果表明:在1.8V电源电压下,消耗电流为3.8mA,转换增益为10.1dB,输入1dB压缩点为-3.5dBm,输入三阶截点为5.3dBm,单边带(SSB)噪声系数(NF)为8.65dB. 相似文献
8.
童红 《贵州教育学院学报》2006,17(2):40-42
作为光接收机前端的关键部分,限幅放大器要求具有高增益,足够带宽以及较宽的输入动态范围。本文在0.18μm CMOS工艺上设计了一种用于10Gb/s传输速率的限幅放大器。采用反比例级联结构和低电压降有源电感负载来提高系统带宽,达到了设计目标。仿真结果显示,该限幅放大器获得了约30dB的增益和10GHz的-3dB带宽,在10GHz范围内S11和S22都小于-10dB,电路功耗为100mW。 相似文献
9.
基于传统滤波器的特点,以现场可编程门阵列(FPGA)和单片机为控制核心,设计了一种新型自适应低通滤波器,实现了信号的程控放大和程控滤波功能。其中程控放大模块由仪表放大器AD620和可变增益放大器VCA810组成,最大增益60 dB,线性可调,程控滤波模块由MAX297低通滤波器和FPGA组成,利用FPGA完成信号中心频率的测量和滤波器截止频率控制信号的产生,利用MAX297实现信号的低通滤波。结果表明,对于频率变化0.1 Hz~50 kHz的输入信号,增益误差小于2%,截止频率控制信号频率误差小于1%,截止频率误差小于1.5%。 相似文献