首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 294 毫秒
1.
LDPC码的BP译码算法是一种迭代算法,译码复杂度低,可实行完全的并行操作.介绍BP译码算法,以及LDPC码与均衡技术结合的基本原理,并提出了一种基于MMSE均衡技术的线性LDPC均衡算法.  相似文献   

2.
QC—LDPC码(准循环低密度奇偶校验码)是一个十分重要的LDPC码研究分支。QC-LDPC码是一类结构化的LDPC码,其校验矩阵日采用准循环方式构造。IEEE802.16e协议中给出了一种具有准循环特性的监督矩阵,具有实现复杂度低的特点,易于硬件实现。本文主要介绍了协议中的Qc—LDPC码的编码过程,并给出了各种译码算法的译码性能。仿真表明,对于高速率LDPC码的最小和(MS)算法和对数域的置信传播(Log-BP)算法的性能相比有约0.5dB损失,但归一化最小和(NMS)算法和匹配行重量的最小和(Rwm—MS)算法的性能与Log—BP算法性能很相近,且复杂度大大降低。  相似文献   

3.
通过运用大块NAND研究闪存转换层的基本原理,针对物理闪存中的数据块和更新块,利用地址混合映射的方法,对逻辑块号和页号进行拆分,区分更新块的热门页及数据块的冷门页,使用改进的优化算法根据其空闲程度进行部分、完全或交换合并优化,最后通过实验对存储利用率和缓存大小影响进行性能分析,实验数据表明:运用该算法可以有效提高NAND闪存存储效率.  相似文献   

4.
TLC闪存存储单元随着擦写次数不断增加,错误概率快速增大。基于TLC闪存信道结构,利用原模图LDPC码字扩展以及变量节点与TLC闪存存储页匹配关系,提出了一种速率兼容原模图LDPC码,所设计的速率兼容原模图LDPC码在保持信息位长度相同情况下,可实现可变码率,能够适应TLC闪存擦除次数增多而导致的不同纠错能力需求情况,编译码时只需一对LDPC编码器/译码器即可灵活处理所有码率,从而提高编码器/译码器的硬件利用率。仿真结果表明,所提出的速率兼容原模图LDPC码优于未经过逻辑页匹配的速率兼容原模图LDPC码,当误码率为[10-4]、码率分别为0.90、0.82、0.75时,所提出的速率兼容原模图LDPC码信噪比性能比基于PEG算法的非规则LDPC码均提高0.2dB以上。  相似文献   

5.
提出一种改进的并行比特翻转算法. 为了加快校验节点和变量节点之间的信息传递速率, 算法中的比特翻转及校验和更新2个步骤采用并行化处理. 仿真结果表明, 改进后的算法相对于原有的并行比特翻转算法在误帧率性能上能够取得0.1~0.3 dB的增益. 同时, 改进算法在译码吞吐率的性能上也有所改善. 此外, 还讨论了翻转门限的选择方法, 这些门限决定了每次迭代中哪些比特需要被翻转. 通过选择合适的翻转门限, 可使错误的比特尽量多地被翻转, 并避免翻转正确的比特. 该改进算法比较适用于对具有准循环结构的LDPC码进行译码.  相似文献   

6.
针对现有的一些低密度奇偶校验码(low-density parity code,LDPC)与稀疏码多址(sparse code multiple access,SCMA)系统联合检测方案复杂度高、误码率高、传输时延大、收敛速度慢的问题,提出一个非二进制低密度奇偶校验码(non-binary lowdensity parity code,NB-LDPC)与SCMA系统的联合检测译码(joint detection decoding,JDD)方案。在SCMA多用户检测部分改进基于阈值辅助的期望传播算法(expect propagation algorithm,EPA),在LDPC部分采用NB-LDPC并且在两节点更新过程选取部分消息状态值来改进译码算法,同时,利用联合因子图在联合检测译码信息交互时加入一种消息阻尼因子来提高收敛速度,最终完成联合检测译码过程。通过多角度仿真发现,该方案降低了复杂度和误码率,减小了传输时延,提高了收敛速度,并且在不同码本下均验证了所提方案的适用性。  相似文献   

7.
利用Bose构造的BIBD,提出了一种由位置矢量构造准循环LDPC码的新方法,它的译码性能非常好,而且最小环长大于等于6.  相似文献   

8.
为了利用小波压缩图像的残留冗余减小其经过衰落信道造成的传输错误,并针对直接利用场模型描述残留冗余概率结构带来的较高计算复杂度,提出了一种简化的残留冗余统计模型和低复杂度的信源信道联合译码方法.小波压缩图像的复杂残留冗余统计模型被简化成多个独立的一维Markov链构成的统计校验方程,并被看作是一种具有类似于LDPC码结构的天然信道编码,在此基础上设计出一种并行的和积迭代联合译码算法.仿真显示该联合译码算法既可以充分利用多个方向的残留冗余进行纠错,提高重建图像的PSNR,又可以减小联合译码的复杂度和延时,并且在同样的数据传输率下,比利用算术码的传统分离编码系统鲁棒性更好.  相似文献   

9.
BCJR算法是一种最优译码算法,但是计算量大、译码复杂;SOVA算法译码简单,但是性能稍差。针对这两种算法的缺点,在连续相位调制信号系统中,提出一种基于减少搜索T-BCJR与SOVA算法的改进译码算法。该算法能在减少迭代译码时的搜索路径数量、降低译码复杂度的同时达到比较好的译码性能。经过实验仿真,验证了该算法的可行性与优越性。  相似文献   

10.
《商洛学院学报》2018,(2):80-84
在MIMO技术中分层空时编码(BLAST)能获得信道容量较大,且随发送天线数的增加其频带利用率呈线性增加。由于大气衰减、光强闪烁等因素的影响,使得BLAST系统在传输时系统误码率增高,不能满足未来移动通信系统安全可靠通信的要求,因此将LDPC码与分层空时码级联来解决这一问题,构成LDPC-BLAST系统,并采用BP译码算法使系统性能达到最佳化。实验结果表明:级联LDPC码的分层空时码能抑制大气湍流效应,使系统误码率降低,从而提高通信系统的性能。  相似文献   

11.
FLASH存储器容易出现单个数据位错的常见问题,本文提出了基于海明码的二次校验编码方法。相比以往的扩展海明编码方法,该方法提高了编/解码的效率和纠错能力,有利于提高FLASH存储器的数据安全性并延长了FLASH存储的使用寿命。  相似文献   

12.
针对标准BP神经网络在训练过程中,网络容易陷入局部极小点,使得进一步调整失去作用的问题,提出了一种有助于提高BP神经网络逼近精度的方法一基于模拟植物生长的学习算法,使BP网络在训练时能有效避开局部最小点,达到全局极小点,并保证了网络有较好的收敛速度。通过一个用Matlab编程的仿真实验表明了这一算法的有效性。  相似文献   

13.
本文介绍了一种基于NAND的高速海量图像存储器的设计与实现。为完成某数字相机图像数据的实时存储任务,设计了采用"FPGA+ARM+FIFO组+NAND FLASH阵列"的结构模式的数据存储系统,最终实现存储速率200MB/S,存储容量64GB的高速海量实时图像数据存储器。  相似文献   

14.
闪速存储器(Flash Memory)是目前在嵌入式产品中广泛使用的一种存储器,它是一类非易失性存储器NVM(Non-VolatileMemory),即使在供电电源关闭后仍能保持片内信息,目前市场上主要有两种类型NOR和NAND,本介绍其中的NAND FLASH。  相似文献   

15.
根据多边类型低密度奇偶校验码的结构优势,提出了简化的分组选择删余算法,设计了码率自适应的多边类型低密度奇偶校验码。仿真结果表明,相较于码率自适应不规则低密度奇偶校验码以及可有效编码的码率自适应的低密度奇偶校验码,本文设计的码率自适应的多边类型低密度奇偶校验码在BER=10-6时有0.1-0.2dB范围的增益;同时在混合自动重传方案中,当吞吐量为0.71b/s/Hz时分别有0.6dB,1.2dB的增益。  相似文献   

16.
通过对现有的二维盲图像恢复算法的探讨,提出了两种基于L1双正则化的二维盲图像恢复算法.一种是最小化L2-L1代价函数,为了实现边缘保持和噪声抑制;另一种是通过最小化L1-L1代价函数来处理非高斯噪声的情况.所提的算法是一种广义的梯度算法,它通过引入绝对值函数的弱导数来处理不可微的情况.实验结果表明,与NAS-RIF算法和DR算法相比,所提出的两种二维算法能够更快速地获得好的图像估计.  相似文献   

17.
改进后的Fp-Growth挖掘算法适用于对大型数据库的数据关联规则的挖掘,基于一种新的数据库分隔方法来分隔数据库,并对分隔得到的各数据库子集用算法进行约束频繁项集挖掘。改进的数据库划分策略克服了占用内存大的缺陷,提高了挖掘速度,实时性更强。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号