首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 31 毫秒
1.
基于VHDL与MAX+PLUSⅡ软件开发平台,采用层次化、模块化与参数化的设计方法,设计并验证了一种性能良好的16QAM信号发生器。介绍了VHDL语言与16QAM原理,阐述了16QAM信号调制与解调的理论方法,设计并实现了正余弦载波产生、16QAM调制、解调等功能模块,给出整体调制解调的模块图与仿真波形。性能分析结果表明该系统设计可行。  相似文献   

2.
正交振幅调制因其较高的频带利用率和相对较低的误码率而被定为很多数字通信系统的数字传输标准.该文讨论了16QAM调制原理,在VisualDSP++环境下用TigerSHARC TS201S处理器产生16QAM信号,且在ADSP-TS201S EZ-KIT评估板上进行功能验证.  相似文献   

3.
提出一种基于复杂可编程逻辑器件(CPLD)的可编程数字调制器的设计方法,适合BPSK、QPSK、8PSK以及16QAM调制方式,支持码元速率在较宽范围内bit可变,满足卫星通信的指标要求.介绍了数字成形滤波器的设计原理、CPLD实现的方法并对滤波器的工作过程进行了仿真分析.  相似文献   

4.
为了抑制多载波通信中发送信号相对较高的峰值功率,提出了一种新的基于交织的选择性映射方案.在该方案中,采用一组交织跨度仅为几个比特的比特级交织器来产生多个表示相同信息的序列,从中选择对应信号峰均比最低的序列作为发送的序列.描述了该方案的实现方式以及这种短跨度交织器的结构.通过仿真考察了该映射方案在降低多载波信号峰均比方面的性能.结果表明该方案在抑制峰均比方面呈现出很好的性能,对于高阶调制信号,如16QAM和64QAM,它甚至达到选择性映射所能实现的最佳性能.与传统的基于交织的选择性映射方案相比较,这种基于短跨度交织的选择性映射方案产生非常短的时间延迟,只需要很少的缓冲寄存器,且易于用硬件实现.  相似文献   

5.
WCDMA中下行链路基带调制信道多,功能复杂,对其测试和验证所花费的时间和费用也随之提高。笔者提出一种WCDMA下行基带调制系统FPGA验证方法,构建了一种WCDMA下行链路基带调制验证系统,并给出了算法FPGA基带调制模块设计逻辑框图。该FPGA验证系统具有较高的性能和设计效率,可充分验证WCDMA下行信道基带调制的关键技术。  相似文献   

6.
本文分析、总结了格状编码调制(TCM)的设计方案,并给出了最小TCM好码的搜索方法,然后在MATLAB平台上用Monte Carlo方法仿真比较了经过TCM编码的32—CR、128—CR系统和未经编码的16QAM、64QAM系统的误码性能。仿真结果表明TCM和自适应均衡联合使用,能使系统的误码性能得到较大的改善。  相似文献   

7.
为了提高MIMO SC-FDE系统的检测可靠性、降低系统复杂度,提出一种新的迭代干扰消除检测算法,并推导出分集接收界作为评价算法性能优劣的依据.该检测算法采用基本的线性均衡算法提供初始值,在迭代中尽量消除层间干扰,利用空间分集增益逐步提高检测可靠性.结果表明,该算法在4QAM调制方式下,Eb/N0为9 dB时逼近分集接收界;在16QAM调制方式下,Eb/N0为16 dB时逼近分集接收界.该算法一轮迭代的计算复杂度与发射天线的数目成线性关系,天线规模为3×3以上时算法复杂度低于V-BLAST.因此,所提算法适用于天线规模数大于等于3、调制进制数大于等于4的系统中,在倾向于采用large MIMO系统的5G及后5G时代具有高效性和实用性.  相似文献   

8.
根据合成孔径雷达(SAR)成像基本原理,结合当前基于现场可编程门阵列(FPGA)实现数字信号处理的能力,本文对SAR成像系统的FPGA实现方法做了深入探究.该系统设计将SAR成像算法映射到FPGA中进行实现,结合重新时序分布、展开与合并等算法实现技术,同时注重流水线、并行处理等基本设计技巧,极大地提高了SAR成像系统的运算精度和运算速度.通过仿真验证,设计的系统具有实时高性能的特点,可以很好地满足空载实时SAR成像要求.  相似文献   

9.
根据通过调制半导体激光器的驱动电流而使激光器的输出频率发生相应变化的直接调制原理,设计了半导体激光器调频电路,其中,FPGA数字电路设计允许输出锯齿波、三角波、正弦波等多种调制波形,同时实现调制频率、调制带宽以及偏置电流连续可调;应用于光纤传感系统中测试.分析结果表明,频率调制度为1.25 GHz/mA,频移量随调制电流幅值线性变化.调制电路系统采用数模结合的方式,实现了电路的集成化、小型化,提高了调频信号的线性度.  相似文献   

10.
采用基于DDS模块的硬件实现方法设计基带信号发生器,在FPGA内部用DDS模块进行频率合成和叠加,利用EDA技术和FPGA实现直接数字频率综合器DDS的设计.可以完成快速的频率切换,并且在改变时能够保持相位的连续,很容易实现频率、相位和幅度的数控调制.实验结果表明该信号发生器达到了一个比较好的设计精度.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号