首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 180 毫秒
1.
基于FPGA的多体制解调器设计   总被引:1,自引:1,他引:0  
给出了一种基于FPGA的多体制解调器实验模块的设计,包括解调器的硬件结构、解调数学模型、Simulink仿真和VHDL语言编程.该解调器能实现5种方式的解调,功能和性能测试结果表明该解调器设计合理、有效.  相似文献   

2.
本文提出了一种中频信号解调的实现方案.设计采用FPGA为核心,控制AD9854产生1-70MHz信号,通过AD603为单元的程控衰减电路,调整幅度,为中频信号正交解调提供两路正交信号.并且可以基于FPGA芯片通过VHDL设计科斯塔斯(costas)锁相环对信号进行载波跟踪.  相似文献   

3.
现代通信系统要求通信距离远、通信容量大、传输质量好。作为其关键技术之一的调制解调技术一直是人们研究的一个重要方向。本文讨论和仿真实现了基于FPGA的数字化DPSK解调系统。用Altera公司的FPGA开发平台QuartusⅡ实现了一个对基带信号的DPSK解调系统模型的仿真。  相似文献   

4.
针对目前卫星信道模拟器采用上位机进行参数设置,适应性差的缺点,设计了一种卫星信道模拟器触摸屏参数控制系统。该系统硬件主要由FPGA、触摸屏和存储单元组成,FPGA作为主控单元,通过触摸屏控制实现参数的显示和设置。系统软件主要采用Nios II软件进行嵌入式设计,包括Nios II软核设计、触摸屏程序设计以及参数控制模块设计。系统上电后,FPGA进行程序加载,控制触摸屏对其进行初始化并显示卫星信道参数设置界面,触摸参数控制按键,触摸屏把触摸数据传给FPGA进行卫星信道参数更新。该系统具有响应速度快、参数设置方便、适应性强等优点。  相似文献   

5.
以EP3C25Q240C8芯片为核心构造一种基于FPGA的调制、解调实验平台,该平台可以方便地实现几种常见的调制、解调方式.以FSK方式为例,利用QUARTUSII设计调制、解调系统的流程,给出了软件仿真的结果和系统实际的输出信号,并阐述了ASK和DPSK调制、解调系统在实验平台上的实现.结果表明,该实验平台具有良好的实用性和较强的可操作性.  相似文献   

6.
本文介绍利用Multisim2001仿真软件多路语音信号的调制与解调的仿真方法;通过双通道语音信号调制与解调电路的仿真实例,描述了调制与解调仿真电路的建立,元器件的选用和仿真参数的设置方法等关键问题。同时得到了正确的仿真结果。  相似文献   

7.
设计了一种基于FPGA的拍频信号解调电路用于实时解调双路光纤激光的频差信息.应用ADF4351频率合成器芯片与ADL5801混频器芯片组成混频电路,设计了将光电探测器响应的射频(radio frequency,RF)域拍频信号下变频为中频(intermediate frequency,IF)信号的调理电路;以5CGXFC5C6F27C7N芯片为核心并结合快速傅里叶变换(FFT)进行时频转换,实现了拍频信号实时解调的FPGA解调电路.实验证明,该电路可实现0.41~3.45 GHz宽频带范围内的拍频信号实时检测,频率分辨率为7.6 kHz.  相似文献   

8.
本文提出一种利用FPGA和眼图实现在工程上测量数字信号传输性能的一种方案;重点介绍了其结构、算法原理及具体实现原理;以ALTER公司的EP1C6Q240C8N为核心实现数字信号的编译码,通过三个2阶巴特沃斯低通滤波器和一个伪随机信号发生器用来模拟传输信道,滤波器采用TI的OPA系列作为核心芯片,加法电路采用的是THS4001、整形电路采用的是LM331,利用FPGA产生时钟信号、M序列、伪随机序列和曼彻斯特码,同时它也用于曼彻斯特码同步时钟信号的提取和译码。在本系统中10MHZ的伪随机序列用来模拟实际环境中的噪声。通过该系统将原信号进行编码、传输以及解调得到解调信号。实现了一个简单的数字传输性能分析仪的设计与制作,最终测量正确的眼图,达到预期的效果。  相似文献   

9.
设计了一种以FPGA(现场可编程门阵列)作为主控制器的脉冲信号参数测量系统,采用单片机与FPGA相结合组成系统架构,并通过高速A/D、高速比较器、放大器等硬件电路实现脉冲信号参数采集,数据存入FPGA内部RAM中并进行处理,单片机读取数据并转换后在LCD显示测得参数。该设计实现了脉冲信号幅度、频率、占空比、上升时间等参数测量。测试结果表明,系统测量误差满足设计要求,具有性价比高、功能拓展灵活等特点。  相似文献   

10.
随着现代移动通讯的发展,软件无线电已经成为3G标准中重要部分设计的最好的解决方案,而数字调制解调部分是软件无线电系统中至关重要的组成部分。对基于FPGA的数字调制解调系统实现进行了研究。  相似文献   

11.
基于FPGA的验证平台能够缩短SoC芯片的开发时间,提高验证工作的可靠性,并具有可重用性。利用Xilinx公司的FPGA作为一个基于标准总线连接的IP模块验证平台,并将待验证IP模块综合后下载于FPGA中.通过软硬件协同验证的方法,验证了待测IP模块的正确性。通过介绍SPI模块的验证方法.给出了基于FPGA的SoC/IP验证的软件设计思路。  相似文献   

12.
基于运动控制等实际应用中更新FPGA配置以便于升级和更改系统设计的需求,该文提出了一种将FPGA系统设计的编程下载与FPGA的上电配置分离开来的最小化设计思想。运用这种思想实现了以FPGA为运动控制核心功能组件可扩展的最小运行系统,应用于FPGA课程设计的实验教学中,使得实验更加方便灵活。  相似文献   

13.
介绍了SPI工作原理,给出了一种基于FPGA的SPI控制器的设计方法。利用FPGA丰富的逻辑资源以及产生精确时序的能力,非常方便地对SPI flash进行读写、擦除等操作,从而能快速、准确地存储数据。阐述SPI控制器的设计过程,使用Modelsim进行仿真验证,并用VHDL硬件描述语言进行编程,下载到FPGA开发板上进行测试验证,对SPI接口Flash进行操作。证明了系统设计方法的正确性和可靠性。该方法对FLASH存储控制系统的设计具有普遍适用性,可用于对FPGA配置进行保存。  相似文献   

14.
针对当前电气技术实践基础课程中FPGA实验教学环节存在内容设计脱离实际工程、学生缺乏基本编程技能等问题,设计了基于FPGA的数字频率计综合实验.通过该实验,学生了解FPGA工程开发流程、掌握FPGA基础编程技能、熟悉FPGA相关调试工具与方法.教学实践证明,该实验可以培养学生独立思考与动手实践的工程素养,提高学生数字系...  相似文献   

15.
限幅滤波法是抑制正交频分复用(OFDM)信号的PAPR的常用硬件实现方法。使用FPGA可缩短系统设计开发时间,提高系统可靠性。本文在用FPGA实现限幅滤波的基础上,讨论了基于FPGA设计时应考虑的主要问题,以及影响设计性能的几个因素,包括:乘法器的设计、算法的优化、芯片的选择等。  相似文献   

16.
Delphi7.0实现上位机操作菜单,USB1.1实现仪器通信接口,FPGA为数字平台,LCD实现智能图形与菜单界面,在CPU控制下以智能与虚拟兼容的方式,实现时域、频域定义的各种波形产生,波形参数步进在线可调。研制结果表明该设计思想与方法是有效的,文中讲述了系统设计思想,信号输入设计法、软件流程及FPGA设计过程。  相似文献   

17.
基于FPGA的EDA创新实验探讨   总被引:1,自引:0,他引:1  
文章探讨了一个基于FPGA的EDA创新实验。由于传统的使用实验箱进行实验的方法在某些方面存在不足,因此本创新实验提倡完全由学生自己动手设计。详细讨论了EP1K30TC144-3的管脚功能以及该芯片最小系统的构成,还介绍了下载线的原理和电路连接方法。通过本实验不但使学生深刻地理解FPGA器件最小系统的构成和调试技巧还培养了学生的学习积极性和创新精神。  相似文献   

18.
介绍了一种基于FPGA的电子设计竞赛电路板,该电路板由美国Altera公司的Cyclone系列FPGA EP1C6、单片机、高速A/D转换器和D/A转换器等芯片组成,另外,还预留了一定的扩展I/O接口,根据设计需要可以扩展电路。该电路板不仅可以完成电子竞赛中涉及的数字示波器、频率计、DDS信号发生器等设计题目,而且还可以用于赛前培训。  相似文献   

19.
本文介绍利用硬件描述语言(VHDL)来实现2DPSK信号发生器系统,通过FPGA产生时钟信号,经过分频器产生两路不同频率的信号,一路用于对正弦波信号的采样,一路用于驱动M序列信号发生器产生绝对码,经差分运算、跳变检测变换成绝对码对正弦波信号去调相,而FPGA只处理数字信号,故需再经8位并行DAC器件变换为模拟信号,从而产生2DPSK信号。  相似文献   

20.
基于FPGA的AES-128加密芯片的设计与实现   总被引:2,自引:0,他引:2  
介绍了基于Altera公司的系列FPGA的AES-128加密算法的具体实现方案,优化了字节替换,设计了简化结构的列混合/逆列混合变换,最终实现了加解密模块的复用,从而有效减少了硬件资源的消耗.通过在芯片EP1C12Q240C8上的验证,在100MHz工作频率下,数据吞吐率达到256Mbps,而芯片规模不超过30K门.试验表明该方案能够以较少的资源获得较高的吞吐率.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号