首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   45篇
  免费   2篇
教育   28篇
科学研究   11篇
体育   3篇
综合类   1篇
信息传播   4篇
  2024年   1篇
  2021年   3篇
  2014年   3篇
  2012年   4篇
  2011年   3篇
  2010年   2篇
  2009年   5篇
  2008年   4篇
  2007年   11篇
  2006年   1篇
  2005年   1篇
  2004年   2篇
  2003年   1篇
  2002年   3篇
  1999年   1篇
  1992年   1篇
  1985年   1篇
排序方式: 共有47条查询结果,搜索用时 15 毫秒
21.
在我国大力发展高中阶段教育的过程中,以示范高中和优质高中为基础发展起来的超大规模学校在扩大高中教育规模并使更多的学生享受到优质高中教育资源方面发挥了积极作用,但也引发了一系列内部管理问题及社会问题.本文通过对比国内外高中学校的规模,认为通过组织变革和管理创新可以解决这些学校存在的内部管理问题,而对普通高中适度规模的研究和重新规划,有助于超大规模学校乃至整个高中阶段教育的健康发展.  相似文献   
22.
介绍了RS码的结构和一般译码方法,重点讨论了RS(15,11)的译码方法。我们根据:RS码的循环性采用了step-by-step算法,使占用硬件资源最少从而适合在VLSI实现。并用ALTERA公司的FLEX10K10器件实现了RS(15,11)纠错码。经试验测试,对码组中任意不多于两个的符号错误都可以给予纠正,且运行可靠。  相似文献   
23.
《黑龙江科技信息》2011,(12):I0002-I0002
“系统的最大突破是‘计算换存储’,用超大规模并行计算‘绕开’存储‘瓶颈’,从而使我国叠前逆时偏移图像处理器加速技术大大领先于国际同行。”课题组组长、中科院地质与地球物理研究所刘洪研究员说。  相似文献   
24.
We present a new normal basis multiplication scheme using a multiplexer-based algorithm. In this algorithm, the proposed multiplier processes in parallel and has a multiplexer-based structure that uses MUX and XOR gates instead of AND and XOR gates. We show that our multiplier for type-1 and type-2 normal bases saves about 8% and 16%, respectively, in space complexity as compared to existing normal basis multipliers. Finally, the proposed architecture has regular and modular configurations and is well suited to VLSI implementations.  相似文献   
25.
This paper presents an efficient VLSI architecture of the contest-based adaptive variable length code (CAVLC) decoder with power optimized for the H.264/advanced video coding (AVC) standard. In the proposed design, according to the regularity of the codewords, the first one detector is used to solve the low efficiency and high power dissipation problem within the traditional method of table-searching. Considering the relevance of the data used in the process of runbefore’s decoding, arithmetic operation is combined with finite state machine (FSM), which achieves higher decoding efficiency. According to the CAVLC decoding flow, clock gating is employed in the module level and the register level respectively, which reduces 43% of the overall dynamic power dissipation. The proposed design can decode every syntax element in one clock cycle. When the proposed design is synthesized at the clock constraint of 100 MHz, the synthesis result shows that the design costs 11 300 gates under a 0.25 μm CMOS technology, which meets the demand of real time decoding in the H.264/AVC standard.  相似文献   
26.
日本超大规模集成电路项目合作开发的启示   总被引:2,自引:0,他引:2  
潘铁  柳卸林 《科学学研究》2007,25(Z2):337-344
通过回顾1976年日本通产省所成功组织的超大规模集成电路研发项目,着重分析了日本政府在VL- SI研究项目中的组织方式、联合研究项目的技术和参与成员选择、联合实验室的组织形式、资源分配等方面所发挥的重要作用,在此基础上,指出了政府在构建以企业为主体的研发机制中应特别注意在研发成员组成、技术领域、组织形式等方面的选择。  相似文献   
27.
《中国科学院院刊》1992,(4):348-350
李建明男31岁.1984年毕业于北京师范大学,1987年在北师大低能核物理研究所获硕士学位.现为中国科学院半导体研究所副研究员.主要从事半导体材料和离子注入工艺方面的研究.在硅材料表面改性和缺陷本征吸除两项属前沿性应用研究中取得有重要意义的创造性成果.对用于制造超大规模集成电路的直拉硅材料研究,发现向硅中注入氢形成的缺陷具有很高的热稳定性.据此,研制出了一种直拉硅表面迁移率提高25%的新型硅材料,具有国内外最高的表面霍尔迁移率,达1760cm~2/v·s.这种材料对超大规模集成电路的制作和提高硅集  相似文献   
28.
本文阐述了专用集成电路(ASIC)的主要原理,包括专用集成电路的定义、主要技术特点及其飞速发展的原因.论文最后分析和评述了ASIC技术的技术现状和发展趋势.  相似文献   
29.
智能电网代表了未来电网的主流发展趋势,未来的智能电网可以视为信息网络与物理(电力)网络相互依存的超大规模复合网络,而随着智能电网中大量公用网络的接入,给当今电网的稳定运行提出很多新的挑战,如黑客攻击、病毒入侵、企业员工误操作或恶意操作等。作为掌握电网运行轨迹的重要技术手段,态势感知技术在电网中的应用显得尤为重要。  相似文献   
30.
最小直角斯坦纳树(RSMT)问题是超大规模集成电路布线中的重要问题之一,是典型的NP困难组合优化问题.为了有效地解决超大规模集成电路布线中的RSMT问题,提出一种粒子群优化算法,借助直角Steiner树的一些性质,采用Steiner点编码方案,寻找优化的Steiner点位置以减少直角Steiner树的长度.对几组布线模型实例进行了仿真测试,表明了该算法的有效性.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号