首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的心音监测系统的硬件设计
引用本文:陈娟,尹智龙.基于FPGA的心音监测系统的硬件设计[J].包头职业技术学院学报,2017(4):5-7.
作者姓名:陈娟  尹智龙
作者单位:九江职业大学 机电工程学院,江西 九江,332005
摘    要:听诊器是临床上用来监测心音的普遍技术,但传统的听诊器噪音强,对医生经验要求高.利用FPGA技术对心音信号进行采集,具有采集数据传输速度快的优点,在噪音干扰下可提取出有用的心音信号.设计并搭建了基于FPGA的心音监测系统的硬件电路,主要包括预处理电路、AD转换电路、液晶显示电路和FPGA模块设计等.

关 键 词:FPGA  心音监测系统  硬件电路  SOPC

The Hardware Design of Heart Sound Monitoring System Based on FPGA
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号