简易数字信号传输性能分析仪的设计 |
| |
引用本文: | 葛中芹,叶猛.简易数字信号传输性能分析仪的设计[J].现代企业教育,2011(24):134-135. |
| |
作者姓名: | 葛中芹 叶猛 |
| |
作者单位: | 南京大学电子科学与工程学院,江苏南京,210093 |
| |
摘 要: | 本文设计了一个系统,可以实现简易数字信号传输性能分析仪的功能。此分析仪主要包括三大模块:发生器模块,滤波器模块和接收器模块。数字信号发生器部分采用FPGA芯片产生伪随机码元序列。用三个截止频率不同的低通滤波器模拟信道的特性,接收端用FPGA从接收到的码元序列中提取出同步时钟信号,并将接收到的低信噪比信号滤除噪声后在示波器上显示出眼图。经测试整个系统工作稳定,输入信号动态范围大,眼图清晰,误码率低。
|
关 键 词: | FPGA 伪随机码元序列 同步时钟信号 眼图 |
本文献已被 CNKI 维普 万方数据 等数据库收录! |
|