首页 | 本学科首页   官方微博 | 高级检索  
     检索      

10 Gbit/s 0.25 μm CMOS 1:4分接器
引用本文:丁敬峰,王志功,朱恩,王贵,夏春晓,熊明珍.10 Gbit/s 0.25 μm CMOS 1:4分接器[J].东南大学学报,2005,21(2):141-144.
作者姓名:丁敬峰  王志功  朱恩  王贵  夏春晓  熊明珍
基金项目:国家高技术研究发展计划(863计划)
摘    要:描述了一种基于TSMC 0.25 μm CMOS工艺设计的10 Gbit/s(STM-64,OC-192)四相位时钟1:4分接器.为了实现最高的工作频率和抑制共模噪声,所有的电路都采用了源极耦合逻辑(SCFL)结构.本分接器的特点是通过采用固定延时缓冲来实现四相位时钟和输出边沿的对准.通过在晶圆测试,该芯片在输入10 Gbit/s 长度为231-1伪随机码流时,分接功能正确.此时所测得的眼图的均方根抖动、上升沿和下降沿分别为11,123和137 ps.芯片面积为0.9 mm×1.2 mm,在3.3 V单电源供电的情况下的典型功耗为550 mW.

关 键 词:光接收机  分接器  锁存器

10 Gbit/s 0.25 μm CMOS 1:4 demultiplexer
Ding Jingfeng,Wang Zhigong,ZHU En,Wang Gui,Xia Chunxiao,Xiong Mingzhen.10 Gbit/s 0.25 μm CMOS 1:4 demultiplexer[J].Journal of Southeast University(English Edition),2005,21(2):141-144.
Authors:Ding Jingfeng  Wang Zhigong  ZHU En  Wang Gui  Xia Chunxiao  Xiong Mingzhen
Abstract:
Keywords:CMOS  optical receive  complementary metal-oxide-semiconductor (CMOS)  demultiplexer (DEMUX)  latch
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号