首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的FIR滤波器设计方案优化
引用本文:樊开阳,杜小峰,杨红兵.基于FPGA的FIR滤波器设计方案优化[J].实验室研究与探索,2014(5):91-95.
作者姓名:樊开阳  杜小峰  杨红兵
作者单位:南京农业大学工学院;
基金项目:南京农业大学工学院教改研究项目(051010)
摘    要:在介绍有限冲激响应(FIR)数字滤波器的理论基础上,提出了一种基于FPGA的16阶FIR低通数字滤波器的实现方案。该滤波器设计采用运算效率高的分布式算法结构,较好地解决了传统乘法累加结构运算速度低的不足。为节省硬件资源,设计中采取了分割查找表和偏移二进制数字编码技术,将所占ROM的大小由2LN减小到L/2(2N/2。最后给出了ModelSim下的仿真结果并对误差进行了分析,验证了该设计的正确性。

关 键 词:有限冲击响应滤波器  现场可编程门阵列  查找表  分布式算法  偏移二进制编码

Optimized Scheme for Design of FIR Filter Based on FPGA
Abstract:
Keywords:
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号