基于SOPC的FPGA NiosⅡ嵌入式等精度频率计设计 |
| |
引用本文: | 井新宇.基于SOPC的FPGA NiosⅡ嵌入式等精度频率计设计[J].实验室研究与探索,2012,31(6):217-220. |
| |
作者姓名: | 井新宇 |
| |
作者单位: | 江阴职业技术学院,江苏江阴,214400 |
| |
摘 要: | 为了提高频率计的测量精度和系统性能,一方面对传统的等精度频率计的测量方法进行改进,另一方面采用SOPC设计技术,FPGA芯片上配置NiosⅡ嵌入式软核处理器的系统实现方案。利用FPGA高速数据处理能力实现对各参数的测量计数,软核处理器优良的数据处理能力实现对频率、周期、脉冲宽度和占空比的计算及显示。结果表明该频率计系统性能优良、测量精度高、成本低、体积小。
|
关 键 词: | 测量方法 相对误差 等精度 FPGA SOPC NiosⅡ软核处理器 |
本文献已被 CNKI 万方数据 等数据库收录! |
|