首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的32阶FIR滤波器设计
引用本文:张兆东.基于FPGA的32阶FIR滤波器设计[J].兰州石化职业技术学院学报,2007,7(1):10-13.
作者姓名:张兆东
作者单位:扬州市职业大学,人事师资处,江苏,扬州,225009
摘    要:研究了一种采用FPGA实现32阶FIR数字滤波器硬件电路方案;讨论了窗函数的选择、滤波器的结构以及系数量化问题;阐述了FIR滤波器的FPGA实现,各模块的设计以及如何优化硬件资源,提高运行速度等问题.实验结果表明了该方法的有效性.

关 键 词:FIR滤波器
文章编号:1671-4067(2007)01-0010-04
收稿时间:2007-03-07
修稿时间:2007年3月7日

Design of 32 Order FIR Filter based on FPGA
ZHANG Zhao-dong.Design of 32 Order FIR Filter based on FPGA[J].Journal of Lanzhou Petrochemical Vocational College of Technology,2007,7(1):10-13.
Authors:ZHANG Zhao-dong
Abstract:The paper aims to study a method to implement 32 order FIR filter based on FPGA; With the design, how to select the windows function, structure and coefficients for FIR filter, and how to accelerate the operation and optimize the availability of hardware resource are discussed. The proposed method proves to be feasible and efficient.
Keywords:FPGA  VHDL
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号