首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的FIR数字滤波器的设计与实现
引用本文:陈昭明.基于FPGA的FIR数字滤波器的设计与实现[J].大众科技,2009(11):48-49,15.
作者姓名:陈昭明
作者单位:中国航天科技集团第四研究院401所,陕西,西安,710025
摘    要:FIR数字滤波器具有稳定性高、严格的线性相位等特点,因而在现代数字信号处理中得到广泛的应用。文章采用分布式算法,给出了利用现场可编程门阵列器件(FPGA)并采用窗函数的方法来实现FIR滤波器的设计。整个程序采用Verilog HDL语言编写,并在ISE Foundation环境下进行了仿真,结果表明该方法的可行性。

关 键 词:FPGA  FIR滤波器  Verilog  HDL  分布式算法  窗函数
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号