首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的多相FIR数字滤波器的设计
引用本文:吴国庆.基于FPGA的多相FIR数字滤波器的设计[J].青海师专学报,2006,26(5):64-66.
作者姓名:吴国庆
作者单位:青海民族学院电信系,青海西宁810007
摘    要:有限冲击响应滤波器(FIR)被大量用于各种数字通信系统中,实现各种功能.用现场可编程门阵列(FPCA)实现各种功能的FIR滤波器,得到普遍应用.采用FIR直接型滤波器结构,每计算一个数据都要做大量的乘法和加法,计算量非常大,给工程实践的实现带来了很大困难.本文利用FPGA实现多相结构的FIR滤波器,可以大幅度的节约资源,减少运算量.

关 键 词:有限冲击响应滤波器(FIR)  现场可编程门阵列(FPGA)
文章编号:1007-0117(2006)05-0064-03
收稿时间:2005-05-10
修稿时间:2005年5月10日

Design of the Poly-phase FIR Filter Based on FPGA
WU Guo-qing.Design of the Poly-phase FIR Filter Based on FPGA[J].Journal of Qinghai Junior Teachers' College,2006,26(5):64-66.
Authors:WU Guo-qing
Abstract:The finit impulse response filter (FIR) is used massively in each kind of digital communication system,realizes each kind of function.The function of FIR filter with the field-programmable gate array obtains the universal application.This paper uses the FPGA to realize the poly-phase structure of the filter,which can save the resources of FPGA,reduces the calculation.
Keywords:Finit Impulse Response Filter  Field-programmable Gate Array
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号