首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 109 毫秒
1.
数字信号的传输方式分为基带传输和带通传输.由于信道的限制,基带信号在很多信道中不能直接传输,所以必须用数字基带信号对载波进行调制,以使信号与信道的特性相匹配.并在接收端通过解调器把带通信号还原成数字基带信号.本文应用MATLAB对通信系统中基本的3种二进制调制过程进行编程和建模仿真.  相似文献   

2.
本文给出了CDMA数字基带收发系统的设计方案,并以AlteraMAX PlusⅡ为硬件开发平台,利用FPGA实现了4路信息信号的扩频、编码调制和解扩、解调、验证了初始方案的可行性,最后,结合EDA工具开发出CDMA数字基带收发系统实验板,以供验证。  相似文献   

3.
误码率是评价数据传输设备及其信道工作质量的一个重要指标,而误码仪作为通信系统的可靠性测量工具,广泛用于传输设备的生产调试、检验以及日常维护维修,旨在完成一个高斯衰落信道下数字基带系统的实现及其误码率性能的测试。借助FPGA实验平台,通过Verilog语言在FPGA芯片上编程以实现数字基带信号的产生、星座映射、基带成型、信道、匹配滤波、判决、解映射、误码计算等模块,并通过FPGA的数码管显示误码率。  相似文献   

4.
基于ZYNQ-7000 FPGA和AD9361的软件无线电平台设计   总被引:1,自引:0,他引:1  
设计了一种基于ZYNQ-7000系列FPGA和AD9361的软件无线电(SDR)平台。该平台采用零中频软件无线电方案,选用AD9361设计射频收发前端,选用ZYNQ-7000系列FPGA搭建基带处理平台,并借助PC的数据处理能力进一步提升系统的灵活性和通用性。PC和ZYNQ基带处理平台之间通过千兆网口通信。在PC上使用GNU Radio软件实现802.11a基带数据的处理,搭建两套SDR系统。实测结果验证了该平台的通信可靠性。该软件无线电平台对于通信类学生的实验教学和科研工作有借鉴意义。  相似文献   

5.
TD-SCDMA系统需要对基站接收到的上行链路数据进行信道估计和联合检测.通过快速、准确地估计每个用户的信道冲激响应能够有效保障基带算法的实现.对低代价的Steiner估计器展开研究,利用midamble码,以简单且高效的信道估计算法,估计出了同一时隙内所有用户的信道冲激响应.最后基于在仿真链路中定义的4种信道响应,即原始信道响应、理想时延信道响应、后处理信道响应和最大值后处理信道响应进行了仿真和算法性能分析.  相似文献   

6.
在多输入多输出(MIMO)多用户通信系统下行链路中,当发射端知道信道状态特性(CSI)时,即对发射端进行预编码设计,使接收与发射联合处理可获得较好的通信性能。本文着重分析目前MIMO多用户系统下行链路的三种预编码技术,即直接信道求逆的迫零预编码、规范的信道求逆预编码和基于THP预编码。分析了迫零预编码性能不好的主要原因,可以由规范的信道求逆预编码进行改进,并得出非线形预编码THP预编码性能优于前面两种线形预编码。MATLAB仿真结果证明了以上分析。  相似文献   

7.
介绍了第三代移动通信系统WCDMA扩频调制的原理及操作过程,利用MATLAB工具建立了WCDMA的上行链路扩频调制过程的仿真模型,最后给出了各个处理阶段信号的频谱图等仿真结果,并进行了分析,得出利用OVSF扩频码进行扩频调制能够很好地解决不同业务传送及多用户干扰的问题。  相似文献   

8.
实现了一种基于FPGA(field programmable gate arry)的软件无线电中频解调器。该解调器通过控制器设置可实现8种方式解调,并且能在一定范围内设置基带信号速率、滤波器参数和同步系统参数。解调器采用正交模型实现,比分块实现解调节省约80%的FPGA资源。通过仿真与测试,验证了设计的正确性。  相似文献   

9.
基于FPGA可编程逻辑及NiosⅡ软核实现了高阶调制信号发生器设计,研究了奈奎斯特脉冲成型原理,分析了脉冲成型插值倍数、双边码元截断数、余弦滚降系数的选值,重点设计了基带处理模块部分的数字FIR脉冲成型滤波器,滤波器使用多相时变参数插值滤波结构,并针对AD9957串行IQ两路传输进一步优化了成型滤波FPGA逻辑结构,该方案大大节约了算法资源和逻辑单元.基带信号通过集成DDS+DAC的AD9957上变频模块实现载波调制,最后给出了Modelsim及Signal TapⅡ仿真图,并在示波器上显示了基带及调制信号的实验结果。  相似文献   

10.
本文讨论了一种全数字GMSK基带调制解调器的设计和实现.根据GMSK调制技术的特点,提出一种基于TMS320C5509的GMSK波形存储调制,有效地降低了设计的复杂度,采用多电平判决实现解调,提出了理论依据和实现方案,给出了实验流程,并给出了验证结果.  相似文献   

11.
针对高校电子信息专业基础实验课程中工程性不足的问题,融合相关课程实验教学内容,通过Matlab软件与FPGA硬件设计了综合性实验。以FIR滤波器和ASK调制综合实验为例,对实验内容理论分析、Matlab验证、FPGA实现等设计与实验过程做了详细解析。通过此类综合实验学生能够参与理论分析、软件仿真、硬件实现的整个系统开发流程,有利于培养学生综合运用专业知识解决复杂工程问题的能力。  相似文献   

12.
基于FPGA的验证平台能够缩短SoC芯片的开发时间,提高验证工作的可靠性,并具有可重用性。利用Xilinx公司的FPGA作为一个基于标准总线连接的IP模块验证平台,并将待验证IP模块综合后下载于FPGA中.通过软硬件协同验证的方法,验证了待测IP模块的正确性。通过介绍SPI模块的验证方法.给出了基于FPGA的SoC/IP验证的软件设计思路。  相似文献   

13.
通过介绍FPGA的各种配置方式,提出了一种基于ARM处理器的FPGA动态配置方法,充分利用ARM处理器功能强、速度快、应用广的特点,结合FPGA重配置特性,实现了对FPGA的动态配置.文中详述了FPGA被动串行配置方式的时序,给出配置流程图及实现的程序代码,并通过实例验证了该方法的优越性及应用前景.  相似文献   

14.
可重配置FPGA仿真验证平台的研究与设计   总被引:1,自引:0,他引:1  
FPGA仿真是确保IC设计正确的重要手段。本文探讨了FPGA仿真技术和ASIC设计FPGA仿真验证流程,介绍了一种新型硬件可重配置的通用FPGA仿真验证平台的设计技巧,解决了用多片FPGA芯片实现ASIC仿真的难题。  相似文献   

15.
该文设计方案采用FPGA(Field programmable gate array,即现场可编程门陈列)来实现数字通信中的时分复用和解复用功能,以三路固定时分复用器的设计为例,介绍了一个基于美国ALTERA公司的EPF10K10LC84 FPGA芯片开发的数字基带通信方案。该方案设计通过时分复用实现多路数据的传输,并采用EDA技术及自顶而下的设计思路。将时分复用主要硬件功能通过编程方式制作在两片FPGA芯片上,以MAX plus II软件为平台,以VHDL语言为工具,并且通过PCM编码电路、译码电路、显示电路等模块进行验证。该方案具有结构简单、成本低、性能稳定、抗干扰能力强的特点。  相似文献   

16.
为精确测量角度位置电机闭环控制,提出基于FPGA的BISS-C协议寄存器配置与数据读取方法。首先研究BISS-C协议组网方式与帧格式,阐述寄存器读写模式与数据读取模式;然后针对正余弦编码器细分芯片IC-NQC,利用FPGA芯片灵活性及并行运行效率高等特点,通过状态机设计寄存器读写电路与数据传输电路,实现对IC-NQC芯片参数配置与数据读取。采用精密摆动电机进行实验验证。实验数据为MA时钟频率5mHz,数据交换周期100kHz,满足精密摆动电机运动控制定位要求。  相似文献   

17.
介绍了SPI工作原理,给出了一种基于FPGA的SPI控制器的设计方法。利用FPGA丰富的逻辑资源以及产生精确时序的能力,非常方便地对SPI flash进行读写、擦除等操作,从而能快速、准确地存储数据。阐述SPI控制器的设计过程,使用Modelsim进行仿真验证,并用VHDL硬件描述语言进行编程,下载到FPGA开发板上进行测试验证,对SPI接口Flash进行操作。证明了系统设计方法的正确性和可靠性。该方法对FLASH存储控制系统的设计具有普遍适用性,可用于对FPGA配置进行保存。  相似文献   

18.
基于FPGA的AES-128加密芯片的设计与实现   总被引:2,自引:0,他引:2  
介绍了基于Altera公司的系列FPGA的AES-128加密算法的具体实现方案,优化了字节替换,设计了简化结构的列混合/逆列混合变换,最终实现了加解密模块的复用,从而有效减少了硬件资源的消耗.通过在芯片EP1C12Q240C8上的验证,在100MHz工作频率下,数据吞吐率达到256Mbps,而芯片规模不超过30K门.试验表明该方案能够以较少的资源获得较高的吞吐率.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号