排序方式: 共有14条查询结果,搜索用时 15 毫秒
1.
锁存器利用其典型的三态特性,应用于诸多电子控制领域.据此,本文以单片机为核心控制器件,对锁存器在单片机系统组成中的分时复用功能及单片机控制应用中I/O口的扩展与优化,进行了分析研究.结果表明:合理使用锁存器在传输数据信息时呈现的一致性、暂存性、高阻性的逻辑特性,可以更有效优化控制领域中的电子设计,简化硬件电路结构. 相似文献
2.
罗新曼 《吕梁高等专科学校学报》2013,3(2)
在设计中对水塔水位控制原理进行分析,选用AT89C51单片机作为控制水塔水位的处理芯片,由AT89C51的P1口直接来控制.设计方案采用模块化程序设计方法,结合程序流程图,编写程序代码,最后利用KEIL公司的u Vision3软件及伟福仿真软件进行仿真实验,达到单片机自动控制水塔水位变化的目的. 相似文献
3.
肖传清 《赤峰学院学报(自然科学版)》2013,(22):32-33
本文是基于单片机控制交通信号灯的设计,主要阐述了以单片机为核心控制,在锁存器和可编程并行接口芯片的辅助下,通过设计的交通管理方案,设计单片机控制程序的工作流程,从而实现对十字路口交通信号灯的自动化控制,来指挥交通,让车辆、行人能够有条不紊地安全地通过十字路口,维护了社会车辆行人的出行安全. 相似文献
4.
李祖欣 《湖州师范学院学报》1997,(6)
通过对打印机适配器的电路原理图分析,指出计算机打印口的可读写的数据端口并不是真正的双向通讯口的问题所在,并指出在接口电路中数据双向传送的正确应用方法。 相似文献
5.
描述了一种基于TSMC 0.25 μm CMOS工艺设计的10 Gbit/s(STM-64,OC-192)四相位时钟1:4分接器.为了实现最高的工作频率和抑制共模噪声,所有的电路都采用了源极耦合逻辑(SCFL)结构.本分接器的特点是通过采用固定延时缓冲来实现四相位时钟和输出边沿的对准.通过在晶圆测试,该芯片在输入10 Gbit/s 长度为231-1伪随机码流时,分接功能正确.此时所测得的眼图的均方根抖动、上升沿和下降沿分别为11,123和137 ps.芯片面积为0.9 mm×1.2 mm,在3.3 V单电源供电的情况下的典型功耗为550 mW. 相似文献
6.
毕业设计是教学和实践的重要结合点,也是电子类学生在走上工作岗位之前必须通过知识和技能完成的一份综合性、总结性的大型任务。掌握正确的设计思想和工程设计程序是毕业生顺利完成设计任务的一项重要保障。 相似文献
7.
8.
描述了一种基于TSMC0 25μmCMOS工艺设计的10Gbit/s(STM 64,OC 192)四相位时钟1∶4分接器.为了实现最高的工作频率和抑制共模噪声,所有的电路都采用了源极耦合逻辑(SCFL)结构.本分接器的特点是通过采用固定延时缓冲来实现四相位时钟和输出边沿的对准.通过在晶圆测试,该芯片在输入10Gbit/s长度为231 -1伪随机码流时,分接功能正确.此时所测得的眼图的均方根抖动、上升沿和下降沿分别为11, 123和137ps.芯片面积为0 9mm×1 2mm,在3 3V单电源供电的情况下的典型功耗为550mW. 相似文献
9.
10.
JK触发器是数字电路设计中应用非常广泛的一类触发器,教学中发现有些教材和文章对同步JK触发器的存在问题有争议,本文详细分析了同步JK触发器的电路结构,仿真和电路实测结果都证明不存在同步JK触发器。 相似文献