首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
采用TSMC 0.18 μm CMOS 工艺实现了一个20 Gbit/s 1∶2分接器,分接器由主从从、主从D触发器和数据输出缓冲组成.D触发器单元采用动态负载结构,其偏置晶体管采用单时钟输入的共栅结构.动态负载结构的触发器工作速度更快因为它减小了输出点的冲放电时间,而且由于工作时电流处于开关模式,其功耗更低.另外,触发器中采用交叉耦合的正反馈三极管对,加快了整个电路的速度.通过在片晶圆测试,该芯片在输入20 Gbit/s、长度为223-1的伪随机码时工作良好.功耗仅为108 mW,芯片面积为475 μm×578 μm.  相似文献   

2.
采用TSMC0·18μm CMOS工艺实现了一种应用于光纤通信系统SDH STM-64的10Gbit/s1∶4分接器,整个系统采用树型结构,由1个高速1∶2分接器、2个低速1∶2分接器、分频器以及数据和时钟输入输出缓冲组成.为达到优化性能、降低功耗的目标,其中高速分接部分和5GHz1∶2分频器都采用共栅结构、单时钟输入的锁存器;而低速分接部分则由动态CMOS逻辑实现.通过在片晶圆测试,该芯片在输入10Gbit/s、长度为231-1的伪随机码流时工作性能良好,电源电压1·8V,功耗仅为100mW.芯片面积为0·65mm×0·75mm.  相似文献   

3.
采用TSMC 0.18μmCMOS工艺实现了一种应用于光纤通信系统SDH STM-64的10 Gbit/s1:4分接器,整个系统采用树型结构,由1个高速1:2分接器、2个低速1:2分接器、分频器以及数据和时钟输入输出缓冲组成.为达到优化性能、降低功耗的目标,其中高速分接部分和5 GHz 1:2分频器都采用共栅结构、单时钟输入的锁存器;而低速分接部分则由动态CMOS逻辑实现.通过在片晶圆测试,该芯片在输入10 Gbit/s、长度为231-1的伪随机码流时工作性能良好,电源电压1.8 V,功耗仅为100mW.芯片面积为0.65 mm×0.75 mm.  相似文献   

4.
描述了一种基于TSMC 0.25 μm CMOS工艺设计的10 Gbit/s(STM-64,OC-192)四相位时钟1:4分接器.为了实现最高的工作频率和抑制共模噪声,所有的电路都采用了源极耦合逻辑(SCFL)结构.本分接器的特点是通过采用固定延时缓冲来实现四相位时钟和输出边沿的对准.通过在晶圆测试,该芯片在输入10 Gbit/s 长度为231-1伪随机码流时,分接功能正确.此时所测得的眼图的均方根抖动、上升沿和下降沿分别为11,123和137 ps.芯片面积为0.9 mm×1.2 mm,在3.3 V单电源供电的情况下的典型功耗为550 mW.  相似文献   

5.
描述了一种基于TSMC0 25μmCMOS工艺设计的10Gbit/s(STM 64,OC 192)四相位时钟1∶4分接器.为了实现最高的工作频率和抑制共模噪声,所有的电路都采用了源极耦合逻辑(SCFL)结构.本分接器的特点是通过采用固定延时缓冲来实现四相位时钟和输出边沿的对准.通过在晶圆测试,该芯片在输入10Gbit/s长度为231 -1伪随机码流时,分接功能正确.此时所测得的眼图的均方根抖动、上升沿和下降沿分别为11, 123和137ps.芯片面积为0 9mm×1 2mm,在3 3V单电源供电的情况下的典型功耗为550mW.  相似文献   

6.
采用0.35μm CMOS工艺设计2.5 Gbit/s速率光纤通信用收发全集成电路.发射部分包括复接和激光驱动电路, 完成4路622 Mbit/s随机信号输入、1路2.5 Gbit/s驱动信号输出的功能; 接收部分完成1路2.5 Gbit/s微弱随机信号输入、 4路622 Mbit/s分接输出功能.主要电路包括前置放大、限幅放大、时钟恢复、数据判决和1: 4分接. 测试结果显示, 2.5 Gbit/s光纤通信用发射芯片逻辑功能正确, 激光驱动器输出数据眼图10%~90%上升、下降沿时间分别为211.1 ps和200 ps; 2.5 Gbit/s光纤通信用接收芯片接收灵敏度优于20 mV, 恢复出的数据和时钟分别经过1: 4数据分接和1: 4时钟分频后, 相位抖动的均方根值分别为15.6 ps和1.9 ps. 两芯片均适用于2.5 Gbit/s速率光纤通信系统.  相似文献   

7.
针对无源光网络(PON)设计了10 Gbit/s的突发模式前置放大器. 为了获取大动态范围和快速响应,电路采用DC耦合结构,并设计了一种反馈型峰值检测单元以实现自动增益控制与阈值提取功能. 利用调节型共源共栅(RGC)结构的输入级单元减小了电路的输入电阻,使得包括光检测器电容在内的大寄生电容与电路的主极点相隔离,从而提高了带宽. 该前置放大器采用低成本的0.13 μm CMOS工艺实现,芯片面积为425μm×475μm,总功耗为23.4mW. 测试结果表明,电路的工作速率范围在1.25 ~10.312 5Gbit/s,可提供64.0 dBΩ的高跨阻增益与54. 6 dBΩ的低跨阻增益,输入动态范围大于22.9 dB. 等效输入噪声电流为23.4 pA/Hz1/2. 该放大器可满足10G-EPON与XG-PON的相关指标.  相似文献   

8.
讨论一款基于SiGe BiCMOS工艺工作速率为10 Gb/s激光驱动芯片的设计.该激光驱动芯片包括输入缓冲、驱动放大电路和输出级电路3个部分.输入缓冲、驱动放大电路采用电流模电路,满足高速数据传输和放大的能力.输出级电路结构采用新型的MOS-HBT共源共栅结构可以降低米勒效应减小输入电容,从而使激光驱动芯片工作在10 Gb/s时也能达到良好的性能.主电路电源电压为3.3 V,输出级电路供电电压为5.5 V,确保激光器有足够的电压摆幅.芯片总面积(包括焊盘)为600μm×800μm,,测试表明当输入10 Gb/s的非归零随机码,输出级电源电压为5.5 V时,电路总功耗为660 mw,在50 Ω负载上可以提供3 V的驱动电压(相应的驱动电流为60mA).测试眼图清晰,可以很好地满足SDH STM64/SONNET OC192和10 Gb/s以太网的模板要求.  相似文献   

9.
用2μmGaAs HBT工艺实现了12 Gbit/s用于光纤传输系统的限幅放大器.整个系统包括一级输入缓冲、三级放大、一级用于驱动50Ω传输线的输出缓冲和失调电压补偿回路4个部分.采用双电源供电,正电源为2V,负电源为-2V,功耗为280mW.小信号增益大于46dB,输入信号比特率为12 Gbit/s时,在输出电压幅度保持恒定(单端峰峰值400 mV)的条件下,输入动态范围约为40dB。眼图性能良好.芯片面积为1.15mm×0.7 mm.  相似文献   

10.
描述了用于SDH光纤通信STM-16速率级的2.488Gbit/s时钟和数据恢复电路.该电路采用基于注入式锁相环和D触发器的电路结构,在标准的0.35μmCMOS工艺上实现流片.经过测试,当输入长度为231-1的伪随机序列,数据速率为2.488Gbit/s时,在误码率为10-12的条件下,电路的灵敏度小于20mV.恢复得到的时钟具有2.8ps的均方根相位抖动,在100kHz频偏处的相位噪声为-110dBc/Hz,并具有大于40MHz的捕获范围.5V电源供电时,电路消耗680mW功率.芯片面积为1.49mm×1mm.  相似文献   

11.
第五章 触发器 触发器是组成时序逻辑电路的基本单元。掌握它的逻辑功能,电气特性和主要特点是分析和设计各种复杂数字电路的基础。本章主要教学内容有: 一、触发器的结构形式 从结构上分,触发器有基本触发器、时钟触发器、主从触发器和边沿触发器。 基本(RS)触发器输入信号的状态直接控制输出状态。RS触发器输入信号R.S间有约  相似文献   

12.
设计了一种用于片上系统的无片外电容的CMOS低压差线性稳压器(LDO),其输出电压为3.3 V,最大输出电流为100 mA.该设计可以有效地减少芯片引脚和电路板面积.通过在传统结构上使用动态摆率增强电路和嵌套式米勒补偿技术,LDO在线性和负载响应过程中都有很强的稳定性.当输出电流从100 mA减小到1 mA时,过冲电压被限制在550 mV以内,稳定时间小于50μs.由于采用了30 nA的电流基准,本设计的静态功耗仅为3.3μA.通过CSMC公司0.5 μm CMOS工艺进行设计并流片验证,芯片测试结果与仿真结果吻合.  相似文献   

13.
论施密特触发器   总被引:1,自引:0,他引:1  
施密特触发器可以用于波形变换、脉冲整形、脉冲鉴幅.用CMOS反相器构成的施密特触发器中,R1必须小于R2,否则电路将进入自锁状态,不能正常工作.从电压传输特性论述了当R1大于R2时,施密特触发器不具有施密特触发特性,电路不能正常工作.论述了用TTL门电路组成的施密特触发器中,在输入端串进的二极管D是减小vO=VOH时门G2的负载电流.说明了同相输出和反相输出施密特触发特性对应的施密特触发器图形符号在输出端的区别.  相似文献   

14.
为了使一个10 Gbit/s 2∶1半速率复接器电路能够在无外部提供时钟的环境中工作,需要一个5 Gbit/s时钟恢复电路从一路输入数据中提取出所需时钟.该时钟恢复电路采用3级环形压控振荡器,以克服2级振荡器存在的起振不可靠和4级振荡器振荡频率低的问题;采用鉴频鉴相器来增加牵引范围,以适应由于工艺、电压及温度偏差等原因...  相似文献   

15.
时序图是分析触发器工作状态的重要工具.由于主从JK触发器存在“一次变化”问题,因此,当时钟CP=1期间,J、K状态发生多次改变后,要想得到一个正确的输出结果,就需要按照主从JK触发器的逻辑电路图(如图1)逐级逐门地进行分析(如图2).  分析:设CP上升沿到来前Q=Qm=1.当CP=1(CP′=0)时,主触发器按照J,K的输入值更新状态,从触发器保持原状态不变.而在CP=1期间,J,K共有4种输入组态.下面逐一进行分析.1.J=1,K=0时因为K=0,则H门输出为1;又因为Qm=1,则Qm=0,从而使Qm保持1不变.图2 JK触发器时序图2.J=1,K=1时因为Q=1,即Q=0,则G门输出…  相似文献   

16.
设计了一种用于逐次逼近型ADC中的电容自校准电路.通过增加一个校准周期,该电容自校准结构即可与原电路并行工作,并可校准电路工作时产生的误差.采用该电路设计了一个用于多通道逐次逼近型结构的10bit32Msample/s模数转换器单元,该芯片在Chart0.25μm2.5V工艺上实现,总的芯片面积为1.4mm×1.3mm.在32MHz工作时,通过校准后的信噪比仿真结果为59.5861dB,无杂散动态范围为70.246dB.芯片实测,输入频率5.8MHz时,信噪失真比为44.82dB,无杂散动态范围为63.7604dB.  相似文献   

17.
蓝牙射频前端跳频频综的几项关键技术   总被引:1,自引:0,他引:1  
提出了应用于蓝牙射频前端的跳频频率综合器的设计方案,并介绍了关键模块压控振荡器与双模预分频器的设计技术,采用混合0.18 μm CMOS工艺进行了流片验证.设计的压控振荡器性能稳定,低功耗低相噪,频率在2.4 GHz时测试相位噪声达-114.32 dBc/Hz@2.4 MHz.对双模分频器进行了设计优化,并采用一种集成"或"逻辑的锁存器结构,降低了功耗,提高了电路速度.测试结果显示电路在1.8 V时稳定工作双模分频器核心功耗仅5.76 mW;均方差抖动在输出周期为118.3 MHz时仅为2 ps,约占输出周期的0.02%.  相似文献   

18.
介绍了一种基于FPGA的可编程SONET OC-192 10 Gbit/s伪随机序列发生器和比特间插入奇偶校验码BIP-8的误码测试仪.该误码测试仪为并行反馈结构,可生成PRBS序列长度为27-1,210-1,215-1,223-1和231-1,通过SFI-4接口,采用10 Gbit/s收发一体光模块,其工作速率可达10 Gbit/s.在OC-192帧同步调整电路中,采用STM-64/OC192二分查找法的帧同步法,显著提高了帧同步速度并减少了帧同步逻辑的复杂度.该系统可作为一种低成本的测试仪评估OC-192-设备与器件,以取代昂贵的商用PRBS测试仪.  相似文献   

19.
描述了应用于电流模逻辑电路中的高线性度电压-电流转换电路的设计与实现.该电路采用高增益两级运算放大器构成负反馈,偏置电路利用工作在弱反型区的MOS管电压电流呈指数律关系构成PTAT(proportional to absolute temperature)基准电流源.详细分析了电阻的类型以及运算放大器的参数对线性度的影响.通过优化运算放大器的参数并采用电压系数较小的多晶硅电阻作为线性器件获得了较高的线性度.本电路已采用CSMC0.6μm CMOS工艺实现,测试结果表明:输出的总谐波失真为0.000 2%.输入动态范围为0~2.6V,输出电流为50~426 μA.PTAT基准电流源对电源变化的灵敏度为0.021 7.芯片采用5 V供电,功耗约为1.3 mW,芯片面积为0.112 mm2.  相似文献   

20.
第I卷(选择题共2大皿共32分) 一、单项选择题(本大题共10题,共20分) 1.如果一个物体做匀直线运动,45内通过 20m的路程,那么它前25内的速度是 A .20m/护s。B.10m/s。 C·5耐s。D.无法确定。 2.男低音独唱时由女高音轻声伴唱,则男低 音比女高音 A.音调低,响度大。B.音调低,响度小  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号