全文获取类型
收费全文 | 115篇 |
免费 | 0篇 |
国内免费 | 3篇 |
专业分类
教育 | 68篇 |
科学研究 | 42篇 |
体育 | 1篇 |
综合类 | 7篇 |
出版年
2024年 | 1篇 |
2023年 | 1篇 |
2022年 | 2篇 |
2021年 | 1篇 |
2019年 | 3篇 |
2015年 | 6篇 |
2014年 | 10篇 |
2013年 | 7篇 |
2012年 | 3篇 |
2011年 | 9篇 |
2010年 | 10篇 |
2009年 | 18篇 |
2008年 | 14篇 |
2007年 | 8篇 |
2006年 | 5篇 |
2005年 | 1篇 |
2004年 | 2篇 |
2003年 | 2篇 |
2002年 | 4篇 |
2001年 | 2篇 |
2000年 | 1篇 |
1999年 | 3篇 |
1997年 | 1篇 |
1996年 | 1篇 |
1993年 | 1篇 |
1992年 | 1篇 |
1991年 | 1篇 |
排序方式: 共有118条查询结果,搜索用时 15 毫秒
71.
72.
《实验室研究与探索》2015,(11):129-132
双声道调频立体声广播系统是模拟调制技术的典型应用,核心技术包括调频FM、抑制载波,双边带调制DSB-SC、频分复用FDM和锁相环PLL等技术。根据系统原理,基于Matlab/Simulink仿真平台,实现了双声道调频立体声广播系统的设计,对系统测试验证观察发现系统能够正常工作,通过仿真结果分析表明,频分复用技术可以提高信道利用率;锁相环技术可以提取副载波用于DSB-SC信号解调。本文对相关研究和性能改善有一定借鉴意义,同时也为实验教学提供了新思路。 相似文献
73.
对电网电压和电流的基波幅值的测量分析,通常是采用快速Fourier变换(FFT)实现的。随着冶金、化工和电气化铁路等换流设备及其它非线性负载不断引入电力系统,大量谐波注入电网,造成电网系统中谐波含量急剧上升和电压波形严重"畸变",电网的频率往往是波动的,使得采样很难做到对被测信号进行整周期截断。为此,文章讨论了两种整周期采样实现方法:锁相环倍频法和虚拟仪器频率软跟踪法。 相似文献
74.
文章基于芯片STW81101,采用锁相原理设计的L波段跳频频率合成器,具有输出相噪好,跳频时间短以及输出杂散低等优点在偏离主频10KHz处相噪可达-100dBc/Hz,杂散抑制可达-80dBc/Hz,能够稳定输出950MHz~1100MHz,步进2.5MHz的射频信号。 相似文献
75.
S波段锁相频率合成器的设计 总被引:1,自引:0,他引:1
文章分析了频率合成器的设计方法,采用小数N锁相器ADF4153设计了S波段的频率合成器,输出频率范围为2.85GHz-3.35GHz的宽带频率信号,重点介绍了元器件的选择和环路滤波器的设计,并用ADIsimPLL软件进行环路滤波器的优化。同时,使用低介电常数的rogers板设计微带功分器,采用ADS对Wilkinson功分器进行仿真和优化,仿真和实验结果验证了电路的可行性。 相似文献
76.
雷良灿 《宁德师专学报(自然科学版)》2009,21(1):75-78
对高校教育调频台中的调频发射机功能做了全面的说明和讨论,特别是对调频激励器的组成和原理、调频立体声调制原理以及锁相环技术的功能和原理都做了具体的介绍.另外还对调频发射机的其它附属设备做了简单的说明.介绍了新型发射机,并对高校未来教育调频设备的发展进行了探讨. 相似文献
77.
李红 《中国现代教育装备》2009,(13)
本文介绍了在数字通信电路实验系统中利用CMOS集成锁相环对二进制移频键控(Binary FrequencyShift Keying,简称2FSK)信号进行解调.具体分析了基于CD4046芯片实JE2FSK信号解调的实用电路的工作原理,并对解调中的各关键点都给出了实际测量波形,通过实验波形图说明了基于CD4046芯片实现2FSK信号解调的可行性. 相似文献
78.
李红 《中国现代教育装备》2009,(10):41-42
本文介绍了在数字通信电路实验系统中利用CMOS集成锁相环对二进制移频键控(Binary Frequency Shift Keying,简称2FSK)信号进行解调。具体分析了基于CD4046芯片实现2FSK信号解调的实用电路的工作原理,并对解调中的各关键点都给出了实际测量波形,通过实验波形图说明了基于CD4046芯片实现2FSK信号解调的可行性。 相似文献
79.
张建斌 《职教通讯(江苏技术师范学院学报)》2003,9(2)
分析了锁相频率合成、直接数字式频率合成和混合式频率合成新技术,阐述了频率合成技术的新进展及发展趋势,介绍了频率合成技术在现代通信与电子系统中的各种应用. 相似文献
80.
利用截止频率为49GHz 的0.18-μm CMOS工艺,设计实现了11.6-GHz锁相环电路.该电路由模拟乘法鉴相器、单极点低通滤波器及采用可变负电阻负载的三级环形振荡器构成.在片晶圆测试表明,该芯片在输入速率为11.6 GHz、长度为231-1伪随机序列的情况下,恢复时钟的均方根抖动为2.2 ps.锁相环的跟踪范围为250 MHz.环形振荡器在偏离中心频率为10 MHz处的单边带相位噪声为-107 dBc/Hz.在锁定条件下,锁相环在偏离中心频率为10 MHz处的单边带相位噪声为-99dBc/Hz.芯片面积为0.47 mm×0.72 mm,在1.8-V电源供电下,功耗为164 mW. 相似文献