首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   32篇
  免费   0篇
  国内免费   1篇
教育   18篇
科学研究   12篇
综合类   2篇
信息传播   1篇
  2014年   3篇
  2013年   2篇
  2012年   3篇
  2011年   3篇
  2010年   3篇
  2009年   6篇
  2008年   2篇
  2007年   3篇
  2006年   3篇
  2004年   4篇
  2003年   1篇
排序方式: 共有33条查询结果,搜索用时 15 毫秒
1.
为了有效控制陀螺驱动模态的工作状态,从原理上分析了微机械陀螺的驱动特性,提出了一个新型的微机械陀螺闭环驱动数字控制电路,即采用数字锁相环和自动增益控制方法分别控制驱动频率和振荡幅度.设计了带有现场可编程门阵列的数字处理电路,并进行了实验.结果表明:当温度变化时,驱动频率能够自动跟踪陀螺驱动模态的谐振频率,并且振荡幅值始终保持在设定值.在常温下驱动频率相对偏差为0.624×10-6,振荡幅值相对偏差为8.0×10-6,分别是模拟控制方案的0.094%和18.39%.因此,基于数字锁相环和自动增益控制的频率和幅值闭环驱动控制方案是可行的.  相似文献   
2.
分析了公司战略、业务战略以及技术战略的基本问题,并讨论其与专利战略的联系,结合专利战略包含的专利获取、许可及诉讼三类主要战略活动,构建了一个专利战略的PLL(Patenting,Licensing,Litigation)框架模型,用于指导企业的专利战略制定实践,  相似文献   
3.
肖珊 《大众科技》2010,(11):49-50,62
文章对目前几种常用的频率合成技术的原理及其优缺点作了简要的分析与比较,着重介绍通过直接频率合成和锁相环相结合的方法,设计了一个低相噪,低杂散的L波段多频点频率源模块。  相似文献   
4.
调制器中一个非常重要的参数是载波的可变性,LMX2332是美国国家半导体公司生产的集成数字锁相环(PLL)电路。利用单片机AT89C2051控制数字锁相环LMX2332及压控振荡器JTOS-150实现低噪声频率源的方法,改变AT89C2051的程序得到不同频率的载波信号,可非常方便的改变信号的传输频段,增强通信设备的灵活性。  相似文献   
5.
提出了一种基于FPGA的误码检测方案,并在FPGA上实现了其功能。该方案不仅提出了锁相环法提取同步信号方法,还纳入了“同步保护”的思想。  相似文献   
6.
A high-speed dual-modulus divide-by-32/33 prescaler has been developed using 0.25 μm CMOS technology. The source-coupled logic (SCL) structure is used to reduce the switching noise and to ameliorate the power-speed tradeoff. The proposed prescaler can operate at high frequency with a low-power consumption. Based on the 2.5 V, 0.25 μm CMOS model, simulation results indicate that the maximum input frequency of the prescaler is up to 3. 2 GHz. Running at 2. 5 V, the circuit consumes only 4.6 mA at an input frequency 2.5 GHz.  相似文献   
7.
为了能在数字电路实验中得到不同频率的时钟脉冲以及在中低频的通信、导航、广播等收发机上得到不同的载波信号,本文介绍了一种基于MC145106芯片为主实现的方法。该文详细介绍了环路滤波器的性能分析与设计过程,先对PLL的性能进行分析,选择了合适的滤波器,再根据规格化曲线图计算出环路滤波器的元器件参数,再通过EWB仿真软件进行模拟仿真分析表明,其设计过程基本达到要求。最后指出该多功能频率发生器是一个具有不同量程,不同频率的频率发生器。结构简单,使用灵活方便,功耗小,噪声电平低。  相似文献   
8.
描述了用于SDH光纤通信STM-16速率级的2.488Gbit/s时钟和数据恢复电路.该电路采用基于注入式锁相环和D触发器的电路结构,在标准的0.35μmCMOS工艺上实现流片.经过测试,当输入长度为231-1的伪随机序列,数据速率为2.488Gbit/s时,在误码率为10-12的条件下,电路的灵敏度小于20mV.恢复得到的时钟具有2.8ps的均方根相位抖动,在100kHz频偏处的相位噪声为-110dBc/Hz,并具有大于40MHz的捕获范围.5V电源供电时,电路消耗680mW功率.芯片面积为1.49mm×1mm.  相似文献   
9.
为了解决电子系统对随机数越来越高的要求,利用FPGA芯片,结合PLL技术和组合逻辑竞争冒险的原理,设计并实现了一款真随机发生芯片.由于避免使用震荡采样的方法,实验研究证明随机数发生器具有良好的随机特性及均匀性,芯片的功耗和寿命都得到了大幅提高.芯片利用门控时钟技术和可变频率的方法,降低了功耗,经过理论分析和仿真,该芯片达到了理想的随机性效果,有良好的应用价值.  相似文献   
10.
针对中央空调系统运行管理中实际存在的启动时段内运行一台冷水机组、二台冷冻水泵和二台冷却水泵的现象(称为“一机多水泵运行”),根据现场测试获得的中央空调系统运行数据,从冷冻水流量、冷水机组能效、冷冻泵效率、冷冻水侧能效和冷冻站能效等多个角度对该运行管理方式进行了分析和评价,指出应改变现有的运行管理方式,使空调系统保持良好的运行性能模式.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号